<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fpga-pwm

          基于FPGA開放流程的SDN轉(zhuǎn)發(fā)引擎

          • 基于FPGA開放流程的SDN轉(zhuǎn)發(fā)引擎-博主Greg Ferro在其Ethereal Mind網(wǎng)頁上發(fā)布了一則關(guān)于 Corsa Technology簡(jiǎn)短博客信息,提到Corsa公司制作了一對(duì)基于FPGA開放流程的SDN轉(zhuǎn)發(fā)引擎。Ferro同時(shí)簡(jiǎn)單討論了此引擎是否適用于WANs網(wǎng)絡(luò)。
          • 關(guān)鍵字: SDN  FPGA  WAN  

          嵌入式視覺系統(tǒng)的構(gòu)建模塊

          • 嵌入式視覺系統(tǒng)的構(gòu)建模塊-在本文中我們將會(huì)介紹嵌入式視覺系統(tǒng)的高級(jí)元素;如何簡(jiǎn)便快捷地使用軟件 API 和 IP 庫構(gòu)建嵌入式視覺系統(tǒng),如何把算法開發(fā)的增值部分添加到圖像處理鏈中。
          • 關(guān)鍵字: FPGA  嵌入式  

          片內(nèi)時(shí)鐘的組合思路和設(shè)計(jì)技巧

          • 片內(nèi)時(shí)鐘的組合思路和設(shè)計(jì)技巧-我們都知道,當(dāng)奇數(shù)個(gè)反相器串聯(lián)在一起,并且把最后一級(jí)的輸出反饋給第一級(jí)的輸入時(shí),在邏輯上會(huì)產(chǎn)生震蕩,這樣的電路結(jié)構(gòu)通常被稱為Ring OSC。
          • 關(guān)鍵字: FPGA  RingOSC  片內(nèi)時(shí)鐘  

          DTU產(chǎn)品在橋隧監(jiān)測(cè)系統(tǒng)中的應(yīng)用

          • DTU產(chǎn)品在橋隧監(jiān)測(cè)系統(tǒng)中的應(yīng)用-橋梁的應(yīng)變監(jiān)測(cè)系統(tǒng)中主要的部分就是橋梁應(yīng)力信號(hào)的采集控制,通過對(duì)橋梁結(jié)構(gòu)的應(yīng)力監(jiān)測(cè)系統(tǒng)特點(diǎn)進(jìn)行詳細(xì)分析基礎(chǔ)上,,將FPGA嵌入式技術(shù)和無線網(wǎng)絡(luò)技術(shù)相結(jié)合,橋梁應(yīng)力采集模塊實(shí)現(xiàn)橋梁應(yīng)力數(shù)據(jù)采集以及A/D轉(zhuǎn)換,應(yīng)力數(shù)據(jù)經(jīng)串口到GPRS DTU,然后轉(zhuǎn)換為TCP/IP數(shù)據(jù)包,使用GPRSDTU通過GPRS 網(wǎng)絡(luò)傳送至Internet再發(fā)送數(shù)據(jù)到遠(yuǎn)端的Web服務(wù)器,從而實(shí)現(xiàn)橋梁應(yīng)力數(shù)據(jù)的實(shí)時(shí)遠(yuǎn)程檢測(cè)監(jiān)控。
          • 關(guān)鍵字: DTU產(chǎn)品  監(jiān)測(cè)系統(tǒng)  FPGA  嵌入式技術(shù)  

          基于FPGA的虛擬現(xiàn)實(shí)定位系統(tǒng)

          • 基于FPGA的虛擬現(xiàn)實(shí)定位系統(tǒng)-虛擬現(xiàn)實(shí)技術(shù)是目前計(jì)算機(jī)信息科學(xué)中的前沿學(xué)科,文中設(shè)計(jì)了一種以FPGA 為核心的數(shù)據(jù)采集處理系統(tǒng).利用HMC5883L和ADXL345對(duì)虛擬場(chǎng)景中物體的方位和朝向進(jìn)行確定并通過以太網(wǎng)給虛擬場(chǎng)景主機(jī)發(fā)送數(shù)據(jù).整個(gè)系統(tǒng)以 FPGA作為主控制器,配以傳感器數(shù)據(jù)采集,內(nèi)部FIFO存儲(chǔ),以太網(wǎng)高速傳輸,從而把定位系統(tǒng)參數(shù)實(shí)時(shí)傳送到上位機(jī)中,具有傳輸速度快.實(shí)時(shí)性等優(yōu)點(diǎn),實(shí)現(xiàn)了虛擬現(xiàn)實(shí)高精度定位的功能.
          • 關(guān)鍵字: FPGA  虛擬現(xiàn)實(shí)  

          電路設(shè)計(jì)常見的八個(gè)誤區(qū)

          • 電路設(shè)計(jì)常見的八個(gè)誤區(qū)-電路設(shè)計(jì)常見的八個(gè)誤區(qū):現(xiàn)象一:這板子的PCB設(shè)計(jì)要求不高,就用細(xì)一點(diǎn)的線,自動(dòng)布吧;現(xiàn)象二:這些總線信號(hào)都用電阻拉一下,感覺放心些;現(xiàn)象三:CPU和FPGA的這些不用的I/O口怎么處理呢?先讓它空著吧,以后再說。
          • 關(guān)鍵字: 電路設(shè)計(jì)  PCB  fpga  

          為基于FPGA的嵌入式系統(tǒng)進(jìn)行安全升級(jí)

          • 為基于FPGA的嵌入式系統(tǒng)進(jìn)行安全升級(jí)-“系統(tǒng)正在更新,請(qǐng)勿關(guān)閉電源?!蔽覀兌伎吹竭^這個(gè)警告,它通常在電子器件要在閃存安裝代碼更新時(shí)出現(xiàn)。如果更新被中斷,閃存將無法正確更新,代碼將會(huì)損壞,而器件無法運(yùn)行,即“磚頭化” (bricked)。這種大家熟悉的警告存在的原因,是因?yàn)槭褂瞄W存的大多數(shù)半導(dǎo)體器件在編程或擦除操作期間需要一直供電。顯然,防止器件“磚頭化”是非常重要的。但是,只發(fā)出警告就夠了嗎?有些嵌入式器件甚至都沒有用戶顯示器,因此無法產(chǎn)生警告。在設(shè)計(jì)中如何才能確保可靠且安全的遠(yuǎn)程系統(tǒng)更新呢?
          • 關(guān)鍵字: fpga  嵌入式系統(tǒng)  

          PWM(脈沖寬度調(diào)制)的工作原理、分類及其應(yīng)用

          • PWM(脈沖寬度調(diào)制)的工作原理、分類及其應(yīng)用-脈沖寬度調(diào)制脈沖寬度調(diào)制(PWM),是英文“Pulse Width Modulation”的縮寫,簡(jiǎn)稱脈寬調(diào)制,是利用微處理器的數(shù)字輸出來對(duì)模擬電路進(jìn)行控制的一種非常有效的技術(shù),廣泛應(yīng)用在從測(cè)量、通信到功率控制與變換的許多領(lǐng)域中。
          • 關(guān)鍵字: pwm  脈沖寬度調(diào)制  

          SPWM與SVPWM的原理、算法以及兩者的區(qū)別

          • SPWM與SVPWM的原理、算法以及兩者的區(qū)別-所謂SPWM,就是在PWM的基礎(chǔ)上改變了調(diào)制脈沖方式,脈沖寬度時(shí)間占空比按正弦規(guī)律排列,這樣輸出波形經(jīng)過適當(dāng)?shù)臑V波可以做到正弦波輸出。它廣泛地用于直流交流逆變器等,比如高級(jí)一些的UPS就是一個(gè)例子。
          • 關(guān)鍵字: pwm  spwm  svpwm  

          SPWM型變頻器的主電路,單項(xiàng)SPWM與三相SPWM的控制原理

          • SPWM型變頻器的主電路,單項(xiàng)SPWM與三相SPWM的控制原理-PWM的全稱是Pulse Width Modulation(脈沖寬度調(diào)制),它是通過改變輸出方波的占空比來改變等效的輸出電壓。廣泛地用于電動(dòng)機(jī)調(diào)速和閥門控制,比如電動(dòng)車電機(jī)調(diào)速就是使用這種方式。
          • 關(guān)鍵字: pwm  spwm  變頻器  

          SPWM變頻調(diào)速的基本原理與在交流伺服電機(jī)中SPWM變頻調(diào)速方法

          • SPWM變頻調(diào)速的基本原理與在交流伺服電機(jī)中SPWM變頻調(diào)速方法-SPWM(Sinusoidal PWM)法是一種比較成熟的,目前使用較廣泛的PWM法。前面提到的采樣控制理論中的一個(gè)重要結(jié)論:沖量相等而形狀不同的窄脈沖加在具有慣性的環(huán)節(jié)上時(shí),其效果基本相同。
          • 關(guān)鍵字: pwm  spwm  變頻調(diào)速  

          PWM整流電路的原理及控制

          • PWM整流電路的原理及控制- PWM整流電路是采用PWM控制方式和全控型器件組成的整流電路,它能在不同程度上解決傳 統(tǒng)整流電路存在的問題。把逆變電路中的SPWM控制技術(shù)用于整流電路,就形成了PWM整流電路。通過對(duì)PWM整流電路進(jìn)行控制,使其輸入電流非常接近正弦波,且和輸入電壓同相位,則功率因數(shù)近似為1。因此,PWM整流電路也稱單位功率因數(shù)變流器。
          • 關(guān)鍵字: pwm  pwm整流電路  整流電路  

          PWM原理與PWM逆變器的工作原理圖

          • PWM原理與PWM逆變器的工作原理圖- PWM 是一種對(duì)模擬信號(hào)電平進(jìn)行數(shù)字編碼的方法。通過高分辨率計(jì)數(shù)器的使用,方波的占空比被調(diào)制用來對(duì)一個(gè)具體模擬信號(hào)的電平進(jìn)行編碼。PWM 信號(hào)仍然是數(shù)字的,因?yàn)樵诮o定的任何時(shí)刻,滿幅值的直流供電要么完全有(ON),要么完全無(OFF)。
          • 關(guān)鍵字: pwm  逆變器  

          fpga最小系統(tǒng)設(shè)計(jì)和原理圖解析

          • fpga最小系統(tǒng)設(shè)計(jì)和原理圖解析- FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
          • 關(guān)鍵字: fpga  
          共7210條 58/481 |‹ « 56 57 58 59 60 61 62 63 64 65 » ›|

          fpga-pwm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();