EEPW首頁(yè) >>
主題列表 >>
fpga-to-asic
fpga-to-asic 文章 進(jìn)入fpga-to-asic技術(shù)社區(qū)
基于FPGA的PCB測(cè)試機(jī)硬件電路設(shè)計(jì)研究
- 引言PCB光板測(cè)試機(jī)基本的測(cè)試原理是歐姆定律,其測(cè)試方法是將待測(cè)試點(diǎn)間加一定的測(cè)試電壓,用譯碼電...
- 關(guān)鍵字: FPGA PCB測(cè)試機(jī)
Xilinx的CEO談半導(dǎo)體業(yè)的進(jìn)步論
- Xilinx的CEO Moshe Gavrielov在接受電子周刊的獨(dú)家系列釆訪時(shí),談到從過(guò)去的12個(gè)月到未來(lái)semi工業(yè)面臨的挑戰(zhàn)與機(jī)會(huì)。 從2009年開(kāi)始過(guò)去半導(dǎo)體工業(yè)的那種類推模式的發(fā)展已不能適用于目前的半導(dǎo)體公司及未來(lái)的全球電子市場(chǎng)的生存需要。 此次經(jīng)濟(jì)的下降周期加速了技術(shù)與貿(mào)易挑戰(zhàn),同時(shí)由于產(chǎn)品可移動(dòng)性和無(wú)限連結(jié)的市場(chǎng)需求,使得產(chǎn)品設(shè)計(jì)的復(fù)雜性和風(fēng)險(xiǎn)度提高。所以要求設(shè)計(jì)公司必須提高產(chǎn)品進(jìn)入市場(chǎng)的精準(zhǔn)度,嚴(yán)格控制成本開(kāi)支,尤其是在ASIC和ASSP電路設(shè)計(jì)中必須重視的工程費(fèi)用的不斷
- 關(guān)鍵字: Xilinx 半導(dǎo)體 ASIC
出租車計(jì)價(jià)器的FPGA設(shè)計(jì)
- O 引 言
FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)是一種高密度可編程邏輯器件,它支持系統(tǒng)可編程,通過(guò)寫入不同的配置數(shù)據(jù)就可以實(shí)現(xiàn)不同的邏輯功能。使用FPGA來(lái)設(shè)計(jì)電子系統(tǒng),具有設(shè)計(jì)周期短 - 關(guān)鍵字: FPGA 出租車計(jì)價(jià)器
基于DSP的調(diào)幅廣播信號(hào)監(jiān)測(cè)系統(tǒng)的設(shè)計(jì)
- 關(guān)鍵字: DSP FPGA 調(diào)幅廣播 信號(hào)檢測(cè)
基于FPGA的提取位同步時(shí)鐘DPLL設(shè)計(jì)
- 在數(shù)字通信系統(tǒng)中,同步技術(shù)是非常重要的,而位同步是最基本的同步。位同步時(shí)鐘信號(hào)不僅用于監(jiān)測(cè)輸入碼元信號(hào),確保收發(fā)同步,而且在獲取幀同步及對(duì)接收的數(shù)字碼元進(jìn)行各種處理的過(guò)程中也為系統(tǒng)提供了一個(gè)基準(zhǔn)
- 關(guān)鍵字: FPGA DPLL 位同步時(shí)鐘
FPGA的時(shí)鐘頻率同步設(shè)計(jì)
- FPGA的時(shí)鐘頻率同步設(shè)計(jì),引 言
網(wǎng)絡(luò)化運(yùn)動(dòng)控制是未來(lái)運(yùn)動(dòng)控制的發(fā)展趨勢(shì),隨著高速加工技術(shù)的發(fā)展,對(duì)網(wǎng)絡(luò)節(jié)點(diǎn)間的時(shí)間同步精度提出了更高的要求。如造紙機(jī)械,運(yùn)行速度為1 500~1 800m/min,同步運(yùn)行的電機(jī)之間1μs的時(shí)間同步誤差將 - 關(guān)鍵字: 設(shè)計(jì) 同步 頻率 時(shí)鐘 FPGA
華虹NEC推出高效nvSOC產(chǎn)品原型平臺(tái)
- 世界領(lǐng)先的純晶圓代工廠之一,上海華虹NEC電子有限公司(以下簡(jiǎn)稱“華虹NEC”)日前宣布成功推出nvSOC產(chǎn)品原型平臺(tái),這一平臺(tái)的推出可以幫助客戶高效創(chuàng)建SOC和ASIC原型,大大縮短客戶SOC產(chǎn)品開(kāi)發(fā)周期和減少設(shè)計(jì)風(fēng)險(xiǎn)。 nvSOC平臺(tái)的硬件主要由通用FPGA芯片和華虹NEC特有的平臺(tái)核心IP芯片構(gòu)成,其中平臺(tái)核心IP芯片是指集成了華虹NEC 某一種NVM(Non Volatile Memory, 包括Flash,EEPROM,OTP等)工藝平臺(tái)的NVM模塊和基礎(chǔ)模擬/
- 關(guān)鍵字: 華虹NEC 晶圓代工 SOC ASIC
一種基于FPGA的AGWN信號(hào)生成器的設(shè)計(jì)
- 在通信系統(tǒng)中分析計(jì)算系統(tǒng)抗噪聲性能時(shí),經(jīng)常假定信道噪聲為加性高斯型白噪聲(AGWN)。本文就是通過(guò)分析AG...
- 關(guān)鍵字: FPGA AGWN 信號(hào)生成器
fpga-to-asic介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473