EEPW首頁(yè) >>
主題列表 >>
fpga-to-asic
fpga-to-asic 文章 進(jìn)入fpga-to-asic技術(shù)社區(qū)
利用Xilinx Platform Studio工具套件,快速、便捷地生成 BSP
- 具有嵌入式處理器的 平臺(tái) FPGA 為您提供前所未有的靈活性、集成度和高性能。目前,在單個(gè)可編程邏輯設(shè)備中開(kāi)發(fā)極其復(fù)雜且高度定制化的嵌入式系統(tǒng)已成為可能。 隨著芯片性能的不斷增加,如何使設(shè)計(jì)方法始終高效、多產(chǎn),成為人們面臨的主要挑戰(zhàn)。嵌入式系統(tǒng)開(kāi)發(fā)的關(guān)鍵活動(dòng)之一是開(kāi)發(fā)板支持包 (BSP)。利用 BSP,可以使嵌入式軟件應(yīng)用程序成功地初始化,并與連接到處理器的硬件資源進(jìn)行通信。典型的 BSP 組件包括引導(dǎo)代碼、設(shè)備驅(qū)動(dòng)程序代碼和
- 關(guān)鍵字: FPGA PowerPC 處理器的Virtex 單片機(jī) 嵌入式系統(tǒng)
基于SoC的AC97技術(shù)硬件設(shè)計(jì)(圖)
- 摘 要:介紹一種在soc內(nèi)核仿真環(huán)境中設(shè)計(jì)ac97音頻控制器的方法,著重闡述了所設(shè)計(jì)的音頻控制器以及soc內(nèi)核仿真環(huán)境的結(jié)構(gòu)和原理。本音頻控制器邏輯功能正確,可以與內(nèi)核協(xié)調(diào)工作。關(guān)鍵詞:ac97音頻控制器;soc內(nèi)核仿真;現(xiàn)場(chǎng)可編程門(mén)陣列 引言---符合audio codec97協(xié)議(簡(jiǎn)稱(chēng)ac97,是由intel公司提出的數(shù)字音頻處理協(xié)議)的音頻控制器不但廣泛應(yīng)用于個(gè)人電腦聲卡,并且為個(gè)人信息終端設(shè)備的soc(如intel的pxa250)提供音頻解決方案。本文設(shè)計(jì)的音頻控制器可為dsp內(nèi)核提供數(shù)字音頻
- 關(guān)鍵字: SoC ASIC
SYNPLICITY CERTIFY軟件全面支持XILINX VIRTEX-5 FPGA簡(jiǎn)化ASIC原型驗(yàn)證過(guò)程
- Synplicity宣布其Certify® ASIC RTL 原型設(shè)計(jì)軟件增強(qiáng)了對(duì) Xilinx Virtex™-5 系列的 65 納米 FPGA 的支持。Certify 軟件是業(yè)界首款支持多個(gè) FPGA 進(jìn)行 ASIC 原型設(shè)計(jì)的產(chǎn)品。Certify 工具將多芯片分組技術(shù)與業(yè)界一流的 FPGA 綜合技術(shù)
- 關(guān)鍵字: ASIC原型驗(yàn)證 CERTIFY軟件 FPGA SYNPLICITY VIRTEX-5 XILINX 單片機(jī) 嵌入式系統(tǒng)
基于嵌入式技術(shù)的SoC是微電子科學(xué)發(fā)展的重要方向
- 21世紀(jì),微電子科學(xué)與技術(shù)將是集成系統(tǒng)芯片(SoC)的時(shí)代,集成電路(IC)將發(fā)展為集成系統(tǒng)芯片。IC芯片是通過(guò)印刷電路板(PCB)等技術(shù)實(shí)現(xiàn)整機(jī)系統(tǒng)的。盡管IC的速度很高、功耗很小,但由于PCB板中IC芯片之間的連線延時(shí)、噪聲、PCB板可靠性以及重量等因素的限制,整機(jī)系統(tǒng)性能受到很大的限制。隨著系統(tǒng)向高速度、低功耗、低電壓和多媒體、網(wǎng)絡(luò)化、移動(dòng)化的發(fā)展,系統(tǒng)對(duì)電路的要求越來(lái)越高,傳統(tǒng)集成電路已無(wú)法滿足性能日益提高的整機(jī)系統(tǒng)的要求。隨著IC設(shè)計(jì)與制造技術(shù)水平的提高,集成電路規(guī)模越來(lái)越大,目前已可以在一個(gè)芯
- 關(guān)鍵字: 0701_A 單片機(jī) 嵌入式系統(tǒng) 雜志_關(guān)注焦點(diǎn) SoC ASIC
利用Virtex-5 FPGA實(shí)現(xiàn)更高性能的方法
- 在FPGA系統(tǒng)設(shè)計(jì)中,要達(dá)到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲(chǔ)器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級(jí)性能的過(guò)程中受益于Xilinx? 的Virtex?-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric?技術(shù)。以針對(duì)邏輯和算術(shù)功能的量化預(yù)期性能改進(jìn)為例,我將探究ExpressFabric架構(gòu)的主要功能?;趯?shí)際客戶設(shè)計(jì)的基準(zhǔn)將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一代Virtex-4 FPGA要高
- 關(guān)鍵字: FPGA Virtex-5 單片機(jī) 邏輯構(gòu)造 嵌入式系統(tǒng)
可重構(gòu)計(jì)算技術(shù)將漸入民用領(lǐng)域
- 可重構(gòu)計(jì)算(Reconfigurable Computing) 技術(shù)是指在軟件的控制下,利用系統(tǒng)中的可重用資源(如FPGA等可重構(gòu)邏輯器件),根據(jù)應(yīng)用的需要重新構(gòu)造一個(gè)新的計(jì)算平臺(tái),達(dá)到接近專(zhuān)用硬件設(shè)計(jì)的高性能。它避免了微處理器計(jì)算模式因?yàn)槿≈浮⒆g碼等步驟導(dǎo)致的性能損失,同時(shí)也消除了專(zhuān)用集成電路(ASIC)計(jì)算模式因?yàn)榍捌谠O(shè)計(jì)制造的復(fù)雜過(guò)程帶來(lái)的高代價(jià)和不可重用等缺陷。 從某種意義上來(lái)說(shuō),可重構(gòu)計(jì)算技術(shù)并不是什么新技術(shù),
- 關(guān)鍵字: FPGA 可重構(gòu)計(jì)算 嵌入式
FPGA實(shí)現(xiàn)的FIR算法在汽車(chē)動(dòng)態(tài)稱(chēng)重儀中的應(yīng)用
- 引言 車(chē)輛在動(dòng)態(tài)稱(chēng)重時(shí),作用在平臺(tái)上的力除真實(shí)軸重外,還有許多因素產(chǎn)生的干擾力,如:車(chē)速、車(chē)輛自身諧振、路面激勵(lì)、輪胎驅(qū)動(dòng)力等,給動(dòng)態(tài)稱(chēng)重實(shí)現(xiàn)高精度測(cè)量造成很大困難。若在消除干擾的過(guò)程中采用模擬方法濾波,參數(shù)則不能過(guò)大,否則將產(chǎn)生過(guò)大的延遲導(dǎo)致不能實(shí)現(xiàn)實(shí)時(shí)處理,從而造成濾波后的信號(hào)仍然含有相當(dāng)一部分的噪聲。所以必須采用數(shù)字濾波消除干擾。 FIR濾波的原理及實(shí)現(xiàn) 本文采用FIR數(shù)字濾波,其原理如公式1所示。 Y(n)= (1) 其中h(k)為系統(tǒng)濾波參數(shù),x(n)為采集的信號(hào),
- 關(guān)鍵字: FIR算法 FPGA 動(dòng)態(tài)稱(chēng)重儀 汽車(chē)電子 汽車(chē)電子
低功耗FPGA設(shè)計(jì)技術(shù)
- 一、前言 隨著系統(tǒng)功率預(yù)算的不斷緊縮,迫切需要新型低功率元器件。對(duì)通信基礎(chǔ)設(shè)施而言,電路板冷卻、機(jī)箱體積小型化以及系統(tǒng)可靠性在系統(tǒng)設(shè)計(jì)中都起著重要的作用。對(duì)e-應(yīng)用,電池壽命、熱耗散和小體積尺寸是主要的設(shè)計(jì)難點(diǎn)。選用智能器件,輔以正確的設(shè)計(jì)技巧增加了符合功率預(yù)算的可能性。盡管可編程邏輯器件(PLD)有很好的性能,然而卻以犧牲功耗為代價(jià)。Actel公司的抗熔斷型FPGA提供低功耗且高性能應(yīng)用的理想解決方案。本文涵蓋Actel eX系列以及SX/SX-A系列器件,詳細(xì)描述了器件的結(jié)構(gòu)特點(diǎn)與設(shè)計(jì)技巧。
- 關(guān)鍵字: FPGA 低功耗
賽靈思推出系統(tǒng)性能最高、編譯時(shí)間最快的ISE WEBPACK 9.1i設(shè)計(jì)套件
- 可免費(fèi)下載并同時(shí)支持Windows和Linux平臺(tái)的設(shè)計(jì)套件,能降低平均10%的動(dòng)態(tài)功耗并提供擴(kuò)展的FPGA器件支持 2007年1月30日,北京 - 全球領(lǐng)先的可編程邏輯解決方案提供商賽靈思公司(Xilinx, Inc.) (NASDAQ:XLNX) 日前宣布推出最新版本、可免費(fèi)下載的邏輯設(shè)計(jì)套件——集成軟件環(huán)境 (ISE™) WebPACK™ 9.1i,目前用戶可立即下載使用。這一新版本包含了使用廣泛的賽靈思 ISE Foundatio
- 關(guān)鍵字: FPGA Linux Windows
FPGA與CPLD的區(qū)別
- 管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):①CPLD更適合完成各種算法和組合邏輯,FP GA更適合于完成時(shí)序邏輯。換句話說(shuō),FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適合于觸發(fā)器有限而乘積項(xiàng)豐富的結(jié)構(gòu)。②CPLD的連續(xù)式布線結(jié)構(gòu)決定了它的時(shí)序延遲是均勻的和可預(yù)測(cè)的,而FPGA的分段式布線結(jié)構(gòu)決定了其延遲的不可預(yù)測(cè)性。 ③在編程上FPGA比CPLD具有更大的靈活性。CPLD通過(guò)修改具有固定內(nèi)連電路的邏輯功能來(lái)編程,FPGA主要通過(guò)
- 關(guān)鍵字: CPLD FPGA
基于S3C44B0X的嵌入式Socket通信設(shè)計(jì)
- 隨著微電子技術(shù)的不斷創(chuàng)新和發(fā)展,嵌入式系統(tǒng)已經(jīng)廣泛滲透到科學(xué)研究、工程設(shè)計(jì)、國(guó)防軍事、自動(dòng)化控制領(lǐng)域以及人們?nèi)粘I畹姆椒矫婷妗S汕度胧轿⒖刂破鹘M成的系統(tǒng)其最明顯的優(yōu)勢(shì)就是可以嵌入到任何微型或小型儀器和設(shè)備中。 嵌入式系統(tǒng)是指將應(yīng)用程序、操作系統(tǒng)與計(jì)算機(jī)硬件集成在一起的系統(tǒng)。它以應(yīng)用為中心、以計(jì)算機(jī)技術(shù)為基礎(chǔ),而且軟硬件可以裁剪,因而是能滿足應(yīng)用系統(tǒng)對(duì)功能、可靠性、成本、體積和功耗的嚴(yán)格要求的專(zhuān)用計(jì)算機(jī)系統(tǒng)1。嵌入式系統(tǒng)與通信、網(wǎng)絡(luò)技術(shù)的結(jié)合可以極大地增強(qiáng)網(wǎng)絡(luò)的智能化與靈活性,拓展通信功能,從而實(shí)現(xiàn)
- 關(guān)鍵字: 通訊 網(wǎng)絡(luò) 無(wú)線 SoC ASIC
意法擴(kuò)建法國(guó)創(chuàng)新系統(tǒng) 應(yīng)用SoC解決方案
- 意法半導(dǎo)體日前宣布公司擴(kuò)建了位于法國(guó)格勒諾布爾的專(zhuān)門(mén)研發(fā)系統(tǒng)級(jí)芯片(SoC)解決方案的創(chuàng)新系統(tǒng)整合中心(CIIS)。 CIIS位于法國(guó)格勒諾布爾科技集群地區(qū)科學(xué)園Polygone Scientifique的中心,擴(kuò)建項(xiàng)目是新增兩個(gè)占地面積13,000m2的設(shè)施。該中心原有設(shè)施包括32,000m2辦公區(qū)、8,000m2無(wú)塵室和實(shí)驗(yàn)室、1,800m2測(cè)試設(shè)施。可同時(shí)容納600名員工辦公的擴(kuò)建工程證明ST一直在履行自上個(gè)世紀(jì)7
- 關(guān)鍵字: SoC 解決方案 意法半導(dǎo)體 SoC ASIC
一種眼科B型超聲診斷議
- 摘要:介紹一種以Winbond公司的W78E58單片機(jī)為控制核心,并采用FPGA和大容量FIFO等器件構(gòu)成的眼科B型超聲診斷儀。闡述了眼科超聲診斷儀的基本原理,使用FIFO作為數(shù)據(jù)共享RAM實(shí)現(xiàn)采樣和顯示相對(duì)獨(dú)立的模塊化設(shè)計(jì)方案以及FPGA在該設(shè)計(jì)中的具體應(yīng)用。 20世紀(jì)50年代初超聲探測(cè)開(kāi)始應(yīng)用于醫(yī)學(xué)領(lǐng)域至今,超聲診斷技術(shù)已有了長(zhǎng)足的進(jìn)展。超聲診斷儀更是形式多樣,型號(hào)繁多。 超聲診斷儀通常按三種方法分類(lèi),它們是:①按圖像信息的獲取方法分類(lèi),由此可分為反射法超 聲診斷儀、多普勒法超聲診斷儀和透射法超
- 關(guān)鍵字: FPGA 醫(yī)療電子專(zhuān)題
Nios II系統(tǒng)在數(shù)字式心電診監(jiān)測(cè)設(shè)備中的應(yīng)用
- (1、武漢科技學(xué)院 河北 武漢 430073;2、華中科技大學(xué) 同濟(jì)醫(yī)學(xué)院河北 武漢 430000) 1 引言心電檢測(cè)儀是醫(yī)學(xué)界運(yùn)用廣泛的一種心電監(jiān)測(cè)設(shè)備,他主要由12導(dǎo)聯(lián)心電傳感器和心電信號(hào)處理設(shè)備兩部分組成,目前運(yùn)用廣泛的數(shù)字式心電檢測(cè)儀大都是由DSP處理器外加一個(gè)單片機(jī)(MCU),通過(guò)編寫(xiě)復(fù)雜的并行通訊協(xié)議來(lái)完成的,這種結(jié)構(gòu)雖然有較高的精度,但硬件設(shè)計(jì)復(fù)雜,軟件編寫(xiě)煩瑣,相應(yīng)的開(kāi)發(fā)周期長(zhǎng),研制成本高。本設(shè)計(jì)采用Altera公司先進(jìn)的SOPC(可編程片上系統(tǒng))解決方案--以32位Nios I
- 關(guān)鍵字: FPGA II Nios 醫(yī)療電子專(zhuān)題
基于FPGA的數(shù)字式心率計(jì)
- 心率計(jì)是常用的醫(yī)學(xué)檢查設(shè)備,實(shí)時(shí)準(zhǔn)確的心率測(cè)量在病人監(jiān)控、臨床治療及體育競(jìng)賽等方面都有著廣泛的應(yīng)用。心率測(cè)量包括瞬時(shí)心率測(cè)量和平均心率測(cè)量。瞬時(shí)心率不僅能夠反映心率的快慢。同時(shí)能反映心率是否勻齊;平均心率雖只能反映心率的快慢,但記錄方便,因此這兩個(gè)參數(shù)在測(cè)量時(shí)都是必要的。 測(cè)量心率有模擬和數(shù)字兩種方法。模擬方法是在給定的時(shí)間間隔內(nèi)計(jì)算R波(或脈搏波)的脈沖個(gè)數(shù),然后將脈沖計(jì)數(shù)乘以一個(gè)適當(dāng)?shù)某?shù)測(cè)量心率的。這種方法的缺點(diǎn)是測(cè)量誤差較大、元件參數(shù)調(diào)試?yán)щy、可靠性差。數(shù)字方法是先測(cè)量相鄰R波之間的時(shí)間,
- 關(guān)鍵字: FPGA 醫(yī)療電子專(zhuān)題 醫(yī)療保健類(lèi)
fpga-to-asic介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
