EEPW首頁(yè) >>
主題列表 >>
fsp:fpga-pcb
fsp:fpga-pcb 文章 進(jìn)入fsp:fpga-pcb技術(shù)社區(qū)
基于FPGA的LCD大屏幕拼接系統(tǒng)的設(shè)計(jì)

- 項(xiàng)目概述 隨著各種圖形、圖像內(nèi)容質(zhì)量的不斷提升以及系統(tǒng)運(yùn)行實(shí)時(shí)顯示的需要,金融、通信、交通、能源、安全、軍事等越來(lái)越多的行業(yè)需要建立能夠?qū)崟r(shí)整合多路信號(hào)輸入的超大屏幕顯示系統(tǒng)。而數(shù)字技術(shù)的飛速發(fā)展,也使人們對(duì)大尺寸、多畫面、真色彩、高畫質(zhì)、高分辨率的計(jì)算機(jī)圖形、圖文、數(shù)據(jù)與各類視頻圖像顯示效果的需求得以滿足。其中,以視頻信息的要求最為強(qiáng)烈,人們不僅希望視頻顯示尺寸的越來(lái)越大,而且視頻顯示質(zhì)量也要求能達(dá)到多畫面、真色彩、高畫質(zhì)、高分辨率。 在大屏幕拼接系統(tǒng)中,拼接控制器的優(yōu)劣直接決定著整個(gè)大
- 關(guān)鍵字: FPGA LCD
從實(shí)踐角度探討高速PCB的布線問題

- PCB(印制電路板)布線在高速電路中具有關(guān)鍵作用。本文主要從實(shí)踐的角度來(lái)探討高速電路的布線問題。主要目的在于幫助新用戶當(dāng)設(shè)計(jì)高速電路PCB 布線時(shí)對(duì)需要考慮的多種不同問題引起注意。另一個(gè)目的是為已經(jīng)有一段時(shí)間沒接觸PCB布線的客戶提供一種復(fù)習(xí)資料。由于版面有限,本文不可能詳細(xì)地論述所 有的問題,但是我們將討論對(duì)提高電路性能、縮短設(shè)計(jì)時(shí)間、節(jié)省修改時(shí)間具有最大成效的關(guān)鍵部分。 雖然這里主要針對(duì)與高速運(yùn)算放大器有關(guān)的電 路,但是這里所討論的問題和方法對(duì)用于大多數(shù)其它高速模擬電路的布線是普遍適用的。當(dāng)
- 關(guān)鍵字: PCB 原理圖 寄生效應(yīng)
Molex 剛性-柔性電路簡(jiǎn)化關(guān)鍵任務(wù)的電源和信號(hào)分配

- Molex 公司推出剛性-柔性電路和電路組件。超級(jí)可靠的 Molex 剛性-柔性電路和電路組件在高速的軍事與航天領(lǐng)域的數(shù)據(jù)和通信設(shè)備中可以使阻抗不連續(xù)性降至最低,重量極輕、便于攜帶,適用于各種惡劣環(huán)境下的使用。 Molex 市場(chǎng)總監(jiān) Dan Dawiedczyk 表示 :“剛性-柔性電路和電路組件可以實(shí)現(xiàn)海陸空之間的無(wú)縫通信。在標(biāo)準(zhǔn)的剛性電路板或線纜不可行的情況下,剛性-柔性組件可以通過一種統(tǒng)一的方式來(lái)解決輸入功率、信號(hào)分配和包裝方面的問題。剛性-柔性電路和電路組件使得無(wú)需再使用獨(dú)立
- 關(guān)鍵字: Molex PCB 電源
LabVIEW通信系統(tǒng)設(shè)計(jì)套件徹底顛覆了軟件無(wú)線電原型開發(fā)方法
- 美國(guó)國(guó)家儀器有限公司(National Instruments,簡(jiǎn)稱NI)作為致力于為工程師和科學(xué)家提供解決方案來(lái)應(yīng)對(duì)全球最嚴(yán)峻的工程挑戰(zhàn)的供應(yīng)商,今日宣布推出LabVIEW通信系統(tǒng)設(shè)計(jì)套件,該套件結(jié)合了軟件無(wú)線電(SDR)硬件和完整的軟件設(shè)計(jì)流程,旨在助力工程師開發(fā)5G系統(tǒng)原型。 過去,無(wú)線通信原型是由獨(dú)立的設(shè)計(jì)團(tuán)隊(duì)使用各自的設(shè)計(jì)工具來(lái)進(jìn)行開發(fā)。LabVIEW通信系統(tǒng)設(shè)計(jì)套件開發(fā)環(huán)境可幫助整個(gè)設(shè)計(jì)團(tuán)隊(duì)通過統(tǒng)一的抽象表示來(lái)獲得從算法到FPGA的整體認(rèn)識(shí)。該方法使得設(shè)計(jì)工程師能夠?qū)W⒂趧?chuàng)新而無(wú)需將
- 關(guān)鍵字: LabVIEW 無(wú)線電 FPGA
掀起PCB板電磁相容的“蓋頭”之三

- 說到電磁干擾,大家都會(huì)不約而同的想說走線的問題,PCB材質(zhì)引起的問題和周圍環(huán)境的問題等等。關(guān)于材質(zhì)問題,是我們不能決定的。我的建議就是在資金允許的范圍內(nèi)找大廠家并提出要求。對(duì)于周圍環(huán)境的問題,可以采用法拉第電籠進(jìn)行保護(hù)。今天我來(lái)說說防止電磁干擾的PCB走線和板層設(shè)計(jì)。 說到走線和板層,我們就會(huì)想到2層板4層板等。首先介紹下微帶線和帶狀線。微帶線是只有一邊具有參考平面的PCB 走線,我們也可以理解為接觸空氣的走線,即頂層和底層的走線。帶狀線指兩邊都有參考平面的傳輸線,可以理解為多層板中中間層的走線
- 關(guān)鍵字: PCB 電磁相容
賽靈思:為中國(guó)半導(dǎo)體行業(yè)提速加油

- 賽靈思公司亞太區(qū)銷售與市場(chǎng)副總裁楊飛先生在CSIA-ICCAD 2014 (中國(guó)集成電路設(shè)計(jì)業(yè)2014年會(huì)暨中國(guó)內(nèi)地與香港集成電路產(chǎn)業(yè)協(xié)作發(fā)展高峰論壇) 上發(fā)表題為“保持領(lǐng)先一代優(yōu)勢(shì),為中國(guó)半導(dǎo)體行業(yè)提速加油”的主題演講,通過介紹賽靈思業(yè)界最大容量FPGA 及其在仿真模擬和原型設(shè)計(jì)領(lǐng)域的領(lǐng)導(dǎo)地位,展示了賽靈思為中國(guó)半導(dǎo)體行業(yè)發(fā)展提速的能力,并表達(dá)了其致力于服務(wù)和支持中國(guó)創(chuàng)新的承諾。 根據(jù)“集成電路產(chǎn)業(yè)“十二五”發(fā)展規(guī)劃”,集
- 關(guān)鍵字: 賽靈思 FPGA
Xilinx亞太區(qū)副總裁楊飛稱業(yè)界最大半導(dǎo)體器件下月發(fā)貨

- 賽靈思公司亞太區(qū)銷售與市場(chǎng)副總裁楊飛先生在CSIA-ICCAD 2014 (中國(guó)集成電路設(shè)計(jì)業(yè)2014年會(huì)暨中國(guó)內(nèi)地與香港集成電路產(chǎn)業(yè)協(xié)作發(fā)展高峰論壇)展示手中的賽靈思ASIC級(jí)UltraScale 系列產(chǎn)品, 其中包括業(yè)界最大容量的半導(dǎo)體器件 ——20nm Virtex UltraScale VU440 3D IC。 楊飛同時(shí)也發(fā)布了一個(gè)激動(dòng)人心的消息:VU440樣片已經(jīng)出貨并計(jì)劃于2015年 1月(也就是下個(gè)月)交付客戶,敬請(qǐng)期待。 楊飛表示, 3D 芯片在世界范圍內(nèi)
- 關(guān)鍵字: Xilinx FPGA ASIC
如何在FPGA中實(shí)現(xiàn)狀態(tài)機(jī)

- FPGA常常用于執(zhí)行基于序列和控制的行動(dòng),比如實(shí)現(xiàn)一個(gè)簡(jiǎn)單的通信協(xié)議。對(duì)于設(shè)計(jì)人員來(lái)說,滿足這些行動(dòng)和序列要求的最佳方法則是使用狀態(tài)機(jī)。狀 態(tài)機(jī)是在數(shù)量有限的狀態(tài)之間進(jìn)行轉(zhuǎn)換的邏輯結(jié)構(gòu)。一個(gè)狀態(tài)機(jī)在某個(gè)特定的時(shí)間點(diǎn)只處于一種狀態(tài)。但在一系列觸發(fā)器的觸發(fā)下,將在不同狀態(tài)間進(jìn)行轉(zhuǎn)換。 理論上講,狀態(tài)機(jī)可以分為Moore狀態(tài)機(jī)和Mealy狀態(tài)機(jī)兩大類。它們之間的差異僅在于如何生成狀態(tài)機(jī)的輸出。Moore狀態(tài)機(jī)的輸出僅為當(dāng)前 狀態(tài)的函數(shù)。典型的例子就是計(jì)數(shù)器。而Mealy狀態(tài)機(jī)的輸出是當(dāng)前狀態(tài)和輸入的函
- 關(guān)鍵字: FPGA 狀態(tài)機(jī)
基于FPGA的電力諧波檢測(cè)設(shè)計(jì)

- 基于FFT算法的電力系統(tǒng)諧波檢測(cè)裝置,大多采用DSP芯片設(shè)計(jì)。DSP芯片是采用哈佛結(jié)構(gòu)設(shè)計(jì)的一種CPU,運(yùn)算能力很強(qiáng),速度很快;但是其順序 執(zhí)行的模式限制了其進(jìn)行FFT運(yùn)算的速度。而現(xiàn)場(chǎng)可編程邏輯門陣列(Field Programmable Gate Array, FPGA)在近年來(lái)獲得了突飛猛進(jìn)的發(fā)展,目前已成為實(shí)現(xiàn)數(shù)字系統(tǒng)的主流平臺(tái)之一。與DSP相比,F(xiàn)PGA最大的優(yōu)勢(shì)就是可以進(jìn)行并行計(jì)算。在進(jìn)行FFT 這類并行運(yùn)算為主的算法時(shí),采用FPGA的優(yōu)勢(shì)不言而喻。用FPGA實(shí)現(xiàn)FFT算法進(jìn)行諧波檢測(cè)成為
- 關(guān)鍵字: Xilinx FPGA DSP
基于CPLD的LED點(diǎn)陣顯示控制器

- 現(xiàn)場(chǎng)可編程器件(FPGA和CPLD)等ISP器件無(wú)須編程器,利用器件廠商提供的編程套件,采用自頂而下的模塊化設(shè)計(jì)方法,使用原理圖或硬件描述語(yǔ)言(VHDL)等方法來(lái)描述電路邏輯關(guān)系,可直接對(duì)安裝在目標(biāo)板上的器件編程。它易學(xué)、易用、簡(jiǎn)化了系統(tǒng)設(shè)計(jì),減小了系統(tǒng)規(guī)模,縮短設(shè)計(jì)周期,降低了生產(chǎn)設(shè)計(jì)成本,從而給電子產(chǎn)品的設(shè)計(jì)和生產(chǎn)帶來(lái)了革命性的變化。 1、系統(tǒng)結(jié)構(gòu)及工作原理 LED點(diǎn)陣顯示控制的傳統(tǒng)方式是采用單片機(jī)或系統(tǒng)機(jī)作為CPU來(lái)實(shí)現(xiàn),當(dāng)系統(tǒng)顯示的信息比較多時(shí),由于單片機(jī)的輸入/輸出端口(I/O)
- 關(guān)鍵字: CPLD LED FPGA
基于FPGA的LED點(diǎn)陣顯示字符設(shè)計(jì)
- 隨著社會(huì)的發(fā)展和信息時(shí)代對(duì)各類信息快速發(fā)布的需要, 許多政府部門和企事業(yè)單位從提高自身形象和信息規(guī)范化管理考慮, 廣泛采用LED 電子顯示屏顯示產(chǎn)品, 此類多媒體顯示系統(tǒng)通過一定的控制方式,用于顯示文字、圖形、圖像、動(dòng)畫、股市行情等各種信息以及電視、錄像、DVD 等信號(hào), 是交通指揮引導(dǎo)、部隊(duì)作戰(zhàn)、電力部門、公共場(chǎng)所進(jìn)行企業(yè)形象宣傳、信息發(fā)布和精神文明建設(shè)的有效工具和良好窗口。 采用現(xiàn)場(chǎng)可編程邏輯器件( FPGA) 作為控制器, 選擇合適的器件, 利用器件豐富的I/O 口、內(nèi)部邏輯和連線資源,
- 關(guān)鍵字: FPGA LED ALTERA
基于FPGA的LCD顯示遠(yuǎn)程更新的設(shè)計(jì)方案及原理圖

- 一 設(shè)計(jì)概述 1.1目標(biāo)領(lǐng)域和主要應(yīng)用 如今,交通在現(xiàn)代人的生活中所占比重越來(lái)越重要。如何安全,高效的利用道路資源是每個(gè)人都要面對(duì)的問題?,F(xiàn)有車載GPS導(dǎo)航只能查看到道路走向信息,卻不能查看到道路上的各種突發(fā)情況,比如交通事故、堵車現(xiàn)象、交通臨時(shí)管制、禁止部分車輛通行、臨時(shí)禁止左右轉(zhuǎn)、道路維修、道路更改的情況。這時(shí)如果有能夠?qū)崟r(shí)更新并對(duì)外發(fā)布和顯示交通信息、道路狀況信息和設(shè)施狀況等,能起到減少堵塞程度,提高道路通行能力的作用。也間接提高了交通運(yùn)輸,人們出行的效率。 該項(xiàng)目是基于FPG
- 關(guān)鍵字: FPGA LCD GPS
紅板與奧寶科技達(dá)成Nuvogo800直接成像系統(tǒng)訂購(gòu)協(xié)議

- 2014年12月3日–奧寶科技今日宣布中國(guó)印刷電路板(PCB)制造商紅板有限公司,選擇奧寶科技最新Nuvogo800直接成像系統(tǒng),以提升應(yīng)用于移動(dòng)電話HDI的PCB批量生產(chǎn)能力與準(zhǔn)確性。這也是奧寶科技售出的第一千套直接成像(DI)系統(tǒng)。 Nuvogo800是新一代的成像系統(tǒng)解決方案,幾乎能夠應(yīng)用于所有種類感光膜曝光,為PCB制造商提供最大的靈活性。Nuvogo800由MultiWaveTechnology技術(shù)產(chǎn)生出多波長(zhǎng)激光束,提升曝光品質(zhì),達(dá)成最佳成像結(jié)構(gòu)及成像精度。因此制造商可以
- 關(guān)鍵字: 紅板 奧寶科 PCB
掀起PCB板電磁相容的“蓋頭”之二
- “變化的電場(chǎng)產(chǎn)生變化的磁場(chǎng),變化的磁場(chǎng)產(chǎn)生變化的電場(chǎng)”這就是電磁波產(chǎn)生和傳輸?shù)脑怼S捎谧兓碾娏髟谄淞鹘?jīng)的線路上有磁通量的變化而產(chǎn)生的變化的磁場(chǎng),因?yàn)檫@引入了電磁干擾是我們電子工程師最頭疼的事。那么從根源上來(lái)說控制線路板的磁通量就是預(yù)防電路板電磁干擾的重要手段。 在我們畫板子的時(shí)候,經(jīng)常聽到一句話就是使回路盡量變小。現(xiàn)在來(lái)看下簡(jiǎn)單的解釋。 如上圖左側(cè)的PCB走線示意圖,利用電磁場(chǎng)知識(shí)可以知道(如果走線回路的信號(hào)頻率夠高),那么這個(gè)板子就成了一個(gè)很好的天線,線路板設(shè)
- 關(guān)鍵字: PCB 電磁干擾
PCB設(shè)計(jì)中的電源信號(hào)完整性的考慮
- 在電路設(shè)計(jì)中,一般我們很關(guān)心信號(hào)的質(zhì)量問題,但有時(shí)我們往往局限在信號(hào)線上進(jìn)行研究,而把電源和地當(dāng)成理想的情況來(lái)處理,雖然這 樣做能使問題簡(jiǎn)化,但在高速設(shè)計(jì)中,這種簡(jiǎn)化已經(jīng)是行不通的了。盡管電路設(shè)計(jì)比較直接的結(jié)果是從信號(hào)完整性上表現(xiàn)出來(lái)的,但我們絕不能因此忽略了電源完整 性設(shè)計(jì)。因?yàn)殡娫赐暾灾苯佑绊懽罱KPCB板的信號(hào)完整性。電源完整性和信號(hào)完整性二者是密切關(guān)聯(lián)的,而且很多情況下,影響信號(hào)畸變的主要原因是電源系 統(tǒng)。例如,地反彈噪聲太大、去耦電容的設(shè)計(jì)不合適、回路影響很嚴(yán)重、多電源/地平面的分割不好、地
- 關(guān)鍵字: PCB 去耦電容
fsp:fpga-pcb介紹
您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
