<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fsp:fpga-pcb

          PCB基材:走向環(huán)保清潔高性能

          •   隨著電子設(shè)備向小型化、輕量化、多功能化與環(huán)保型方向發(fā)展,作為其基礎(chǔ)的印刷電路板也相應(yīng)地朝這些方向發(fā)展,而印制板用的材料也該理所當(dāng)然地適應(yīng)這些方面的需要。 環(huán)保型材料   環(huán)保型產(chǎn)品是可持續(xù)發(fā)展的需要,環(huán)保型印制板要求用環(huán)保型材料。對(duì)于印制板的主材料覆銅箔板,按照歐盟RoHS法令禁用有毒害的聚溴聯(lián)苯(PBB)與聚溴聯(lián)苯醚(PBDE)規(guī)定,這涉及到覆銅箔板取消含溴阻燃劑。目前,國(guó)際上先進(jìn)的國(guó)家都已經(jīng)開始大量采用無鹵素覆銅箔板,而國(guó)內(nèi)無鹵素覆銅箔板產(chǎn)品僅在含外資的大型企業(yè)開發(fā)成功,許多中小覆銅箔板企
          • 關(guān)鍵字: PCB  環(huán)保清潔  高性能  行業(yè)動(dòng)態(tài)  IC電路板測(cè)試  PCB  

          SVS新多畫面產(chǎn)品Altera Cyclone III FPGA 大顯身手

          • Altera宣布,Silicon視頻系統(tǒng)(SVS)公司選用了低成本、低功耗Cyclone® III FPGA來生產(chǎn)市場(chǎng)上最緊湊的高性價(jià)比多畫面產(chǎn)品。多畫面產(chǎn)品用于專業(yè)音頻/視頻、安全監(jiān)控和廣播監(jiān)視等需要多幅圖像顯示處理的應(yīng)用中。   在新的SVS多畫面產(chǎn)品中,Cyclone III FPGA實(shí)現(xiàn)了色彩空間轉(zhuǎn)換、FIFO、時(shí)鐘轉(zhuǎn)換,支持所有的顯示分辨率。在以前的多畫面產(chǎn)品中,實(shí)現(xiàn)這些功能需要采用多個(gè)分立器件。   作為Altera® Cycl
          • 關(guān)鍵字: 消費(fèi)電子  SVS  FPGA  視頻系統(tǒng)  消費(fèi)電子  

          單片機(jī)SRAM工藝的FPGA加密應(yīng)用

          • 在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中,由于可編程邏輯器件的卓越性能、靈活方便的可升級(jí)特性,而得到了廣泛的應(yīng)用。由于大規(guī)模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對(duì)FPGA器件進(jìn)行重配置,這就使得可以通過監(jiān)視配置的位數(shù)據(jù)流,進(jìn)行克隆設(shè)計(jì)。因此,在關(guān)鍵、核心設(shè)備中,必須采用加密技術(shù)保護(hù)設(shè)計(jì)者的知識(shí)產(chǎn)權(quán)。       1 基于SRAM工藝FPGA的保密性問題       通常,采用SRAM工藝的
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  SRAM  FPGA  加密  嵌入式  

          PowerPCB電路板設(shè)計(jì)規(guī)范

          • 1 概述   本文檔的目的在于說明使用PADS的印制板設(shè)計(jì)軟件PowerPCB進(jìn)行印制板設(shè)計(jì)的流程和一些注意事項(xiàng),為一個(gè)工作組的設(shè)計(jì)人員提供設(shè)計(jì)規(guī)范,方便設(shè)計(jì)人員之間進(jìn)行交流和相互檢查。 2 設(shè)計(jì)流程   PCB的設(shè)計(jì)流程分為網(wǎng)表輸入、規(guī)則設(shè)置、元器件布局、布線、檢查、復(fù)查、輸出六個(gè)步驟. 2.1 網(wǎng)表輸入   網(wǎng)表輸入有兩種方法,一種是使用PowerLogic的OLE PowerPCB Connection功能,選擇Send Netlist,應(yīng)用OLE功能,可以隨時(shí)保持原理圖和PCB圖的一致,盡
          • 關(guān)鍵字: Power  PCB  電路板  設(shè)計(jì)規(guī)范  PCB  電路板  

          PCB行業(yè)持續(xù)增長(zhǎng),同時(shí)面臨新的挑戰(zhàn)

          • Visant Strategies最新的研究表明,全球的PCB行業(yè)將從持續(xù)增長(zhǎng)的電子行業(yè)中受益,同時(shí)由于電子行業(yè)快速的發(fā)展和創(chuàng)新也使PCB面臨很多新的挑戰(zhàn)。   報(bào)告的作者Kaustubha Parkhi說:“PCB行業(yè)和電子和半導(dǎo)體設(shè)備市場(chǎng)緊密地結(jié)合在一起,同時(shí)也很容易受到市場(chǎng)競(jìng)爭(zhēng)和需求變化的影響?,F(xiàn)在PCB正受到其所服務(wù)行業(yè)的創(chuàng)新而帶來的挑戰(zhàn)?!?  PCB所面臨的最大挑戰(zhàn)就是越來越精密和復(fù)雜的設(shè)計(jì),比如每個(gè)芯片日益增加的引腳數(shù)量、高速數(shù)據(jù)流技術(shù)等等。然而,PCB行業(yè)將繼續(xù)保持增長(zhǎng)
          • 關(guān)鍵字: 消費(fèi)電子  PCB  挑戰(zhàn)  

          基于FPGA的DS/CDMA解擴(kuò)解調(diào)模塊設(shè)計(jì)與實(shí)現(xiàn)

          •     在CDMA通信系統(tǒng)中,用于基站信號(hào)轉(zhuǎn)發(fā)的接收機(jī)是一個(gè)核心模塊,一臺(tái)接收機(jī)只是處理一路用戶的解擴(kuò)解調(diào)顯然是不合理的,為了提高接收機(jī)的效率和降低成本,有必要設(shè)計(jì)一種多路CDMA信號(hào)通用解擴(kuò)解調(diào)平臺(tái)。而FPGA具有功能強(qiáng)大,開發(fā)工程投資小,周期短,可反復(fù)編程修改,保密性能好,開發(fā)工具智能化等優(yōu)點(diǎn),本項(xiàng)目決定采用FPGA作為設(shè)計(jì)平臺(tái);本文首先建立了CDMA信號(hào)的擴(kuò)頻調(diào)制與解擴(kuò)解調(diào)系統(tǒng)模型,然后提出設(shè)計(jì)這樣一個(gè)多路CDMA信號(hào)通用解擴(kuò)解調(diào)平臺(tái)。該平臺(tái)將保證處理CDMA解擴(kuò)解調(diào)的
          • 關(guān)鍵字: 通訊  無線  網(wǎng)絡(luò)  嵌入式系統(tǒng)  單片機(jī)  FPGA  DS/CDMA  無線  通信  

          高速DSP系統(tǒng)PCB板的可靠性設(shè)計(jì)

          •     引言   由于微電子技術(shù)的高速發(fā)展,由IC芯片構(gòu)成的數(shù)字電子系統(tǒng)朝著規(guī)模大、體積小、速度快的方向飛速發(fā)展,而且發(fā)展速度越來越快。新器件的應(yīng)用導(dǎo)致現(xiàn)代EDA設(shè)計(jì)的電路布局密度大,而且信號(hào)的頻率也很高,隨著高速器件的使用,高速DSP(數(shù)字信號(hào)處理) 系統(tǒng)設(shè)計(jì)會(huì)越來越多,處理高速DSP應(yīng)用系統(tǒng)中的信號(hào)問題成為設(shè)計(jì)的重要問題,在這種設(shè)計(jì)中,其特點(diǎn)是系統(tǒng)數(shù)據(jù)速率、時(shí)鐘速率和電路密集度都在不斷增加,其PCB印制板的設(shè)計(jì)表現(xiàn)出與低速設(shè)計(jì)截然不同的行為特點(diǎn),即出現(xiàn)信號(hào)完整性問題、
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  DSP  PCB  嵌入式  

          實(shí)現(xiàn)多端口1Gbps 和10Gbps TCP/iSCSI 協(xié)議處理任務(wù)卸載解決方案

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: FPGA  Virtex-5  PCIExpress  賽靈思公司  

          FPGA創(chuàng)新中心落戶無錫國(guó)家集成電路設(shè)計(jì)基地

          • 賽靈思公司與無錫國(guó)家高新技術(shù)產(chǎn)業(yè)開發(fā)區(qū)管理委員會(huì)今天共同宣布成立無錫國(guó)家集成電路設(shè)計(jì)基地FPGA(現(xiàn)場(chǎng)可編程門陣列)創(chuàng)新中心,并隆重舉行賽靈思正式授權(quán)“無錫國(guó)家集成電路設(shè)計(jì)基地—賽靈思聯(lián)合實(shí)驗(yàn)室”揭牌儀式。無錫新區(qū)管委會(huì)副主任朱曉紅以及賽靈思公司研究實(shí)驗(yàn)室高級(jí)總監(jiān)、全球大學(xué)計(jì)劃負(fù)責(zé)人Patrick Lysaght等出席了成立大會(huì)并為聯(lián)合實(shí)驗(yàn)室揭牌。 作為國(guó)家級(jí)的集成電路設(shè)計(jì)基地,新的FPGA創(chuàng)新中心的成立以及聯(lián)合實(shí)驗(yàn)室的打造,意味著可編程設(shè)計(jì)在電子設(shè)計(jì)領(lǐng)域的迅速發(fā)展已經(jīng)日漸成為主流,從簡(jiǎn)單的數(shù)字
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  無錫  嵌入式  

          Altera的PCI-SIG兼容x1和x4PCI Express解決方案支持Arria GX FPGA

          • Altera公司(NASDAQ: ALTR)今天宣布,其低成本Arria™ GX FPGA開發(fā)套件在首次提交后便通過了PCI-SIG的兼容性測(cè)試。Altera® Arria GX FPGA結(jié)合Altera PCI Express x4 MegaCore®知識(shí)產(chǎn)權(quán)(IP)功能,組成了業(yè)界成本最低的PCI-SIG兼容開發(fā)套件。套件為設(shè)計(jì)人員開發(fā)通信、存儲(chǔ)、計(jì)算、工業(yè)、醫(yī)療和消費(fèi)類應(yīng)用
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  Arria  GX  FPGA  嵌入式  

          基于現(xiàn)場(chǎng)可編程門陣列技術(shù)的射頻讀卡器設(shè)計(jì)

          •     與其他常用的自動(dòng)識(shí)別技術(shù)如條形碼和磁條一樣,無線射頻識(shí)別(RFID)技術(shù)也是一種自動(dòng)識(shí)別技術(shù)。每一個(gè)目標(biāo)對(duì)象在射頻讀卡器中對(duì)應(yīng)唯一的電子識(shí)別碼(UID),或者“電子標(biāo)簽”。標(biāo)簽附著在物體上標(biāo)識(shí)目標(biāo)對(duì)象,如紙箱、貨盤或包裝箱等。射頻讀卡器(應(yīng)答器)從電子標(biāo)簽上讀取識(shí)別碼。          基本的RFID系統(tǒng)由三部分組成:天線或線圈、帶RFID解碼器的收發(fā)器和RFID電子標(biāo)簽(每個(gè)標(biāo)
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  現(xiàn)場(chǎng)可編程門陣列  FPGA  嵌入式  

          把大學(xué)作為推廣普及FPGA之源

          •                   當(dāng)ASIC越來越不能適應(yīng)靈活應(yīng)用的需求以及通用產(chǎn)品對(duì)低成本的要求逐漸提升,F(xiàn)PGA大量蠶食曾經(jīng)ASIC的市場(chǎng),每年都以超過兩位數(shù)的增長(zhǎng)率發(fā)展。越來越多的設(shè)計(jì)將轉(zhuǎn)向FPGA,這其中還包括了很多ASIC設(shè)計(jì)工程師。對(duì)中國(guó)來說何嘗不是如此,F(xiàn)PGA對(duì)于初創(chuàng)型的公司是一個(gè)非常理想的選擇,從新產(chǎn)品研制的原型到樣機(jī)的設(shè)計(jì)
          • 關(guān)鍵字: FPGA  Xilinx  大學(xué)計(jì)劃  嵌入式  

          基于FPGA 的誤碼率測(cè)試儀的設(shè)計(jì)與實(shí)現(xiàn)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: FPGA  

          基于FPGA的MPEG-2復(fù)用器中FIFO的一種設(shè)計(jì)方案

          •  近幾年基于MPEC-2的DVB普通數(shù)字電視在美國(guó)、南美、亞洲、大洋洲和非洲通過衛(wèi)星進(jìn)行廣播。基于MPEG-2/DVB的多路節(jié)目復(fù)用器是數(shù)字電視傳輸系統(tǒng)的關(guān)鍵設(shè)備之一,因此,它的研發(fā)顯得尤為重要。      目前,復(fù)用器的設(shè)計(jì)方案主要基于DSP(數(shù)字信號(hào)處理器)的實(shí)現(xiàn)技術(shù),這種設(shè)計(jì)方法在理論上也能實(shí)現(xiàn)對(duì)傳送流的復(fù)用,考慮到實(shí)現(xiàn)復(fù)用器諸多高速、復(fù)雜的邏輯功能,同時(shí),F(xiàn)PGA(現(xiàn)場(chǎng)可編程門陣列)理論上可以無限次地重新配置,這樣在一定程度上為系統(tǒng)的升級(jí)或局部功
          • 關(guān)鍵字: FPGA  MPEG-2  

          PCB制造方法-減成法、加成法

          • PCB制造方法之減成法     這是最普遍采用的方法PCB制造方法,即在敷銅板上,通過光化學(xué)法,網(wǎng)印圖形轉(zhuǎn)移或電鍍圖形抗蝕層,然后蝕刻掉非圖形部分的銅箔或采用機(jī)械方式去除不需要部分而制成印制電路板PCB,現(xiàn)大,大多PCB數(shù)線路板廠的PCB制造方法都為PCB減成法。 PCB制造方法減成法的分類:    蝕刻法:采用化學(xué)腐蝕方法減去不需要的銅箔,這是目前最主要的PCB制造方法。     雕刻法:用機(jī)械加工方法除去不
          • 關(guān)鍵字: PCB  減成法  加成法  
          共8361條 529/558 |‹ « 527 528 529 530 531 532 533 534 535 536 » ›|

          fsp:fpga-pcb介紹

          您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();