<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

          FPGA廠商謀求便攜電子江山

          •                  ——QuickLogic公司新近推出“北極熊”方案     縱觀近幾年集成電路與應(yīng)用行業(yè)的發(fā)展?fàn)顩r,F(xiàn)PGA技術(shù)的廣泛應(yīng)用和消費(fèi)類電子產(chǎn)品的快速增長是其中奪目的亮點(diǎn)。現(xiàn)在,這兩者之間開始出現(xiàn)相互融合的趨勢(shì)——FPGA一改平日價(jià)格高不可攀的傲慢,相繼推出了多款低價(jià)產(chǎn)品,再加上其天生的靈活
          • 關(guān)鍵字: FPGA  單片機(jī)  工業(yè)控制  嵌入式系統(tǒng)  工業(yè)控制  

          應(yīng)用X射線檢測(cè)PCB板

          • 大多數(shù)測(cè)試工程師都了解X射線檢查系統(tǒng)可以檢查隱藏在元件下面的焊點(diǎn),或檢查其它技術(shù)難以檢測(cè)出來的微小焊點(diǎn)。但是,他們可能不了解X射線成像技術(shù)有不同的檢查方式,2D發(fā)射設(shè)備會(huì)顯示X射線路徑上的一切物體,而3D系統(tǒng)可以消除來自雙面電路板上元件的視覺干擾。盡管2D X射線系統(tǒng)目前還在應(yīng)用,但3D系統(tǒng)卻是高密度雙面電路板檢查的主流檢查設(shè)備。 兩家著名的PCB測(cè)試設(shè)備制造商為電子行業(yè)生產(chǎn)3D X射線檢查系統(tǒng),即安捷倫和泰瑞達(dá)。目前,安捷倫科技的5DX系列在市場(chǎng)上占據(jù)優(yōu)勢(shì),而泰瑞達(dá)的ClearVue系統(tǒng)卻是步步緊逼。
          • 關(guān)鍵字: PCB  電路板  設(shè)備診斷類  

          XILINX 推出下一代 VIRTEX FPGA

          • 新系列通過為高性能 DSP、嵌入式和串行連接性應(yīng)用領(lǐng)域提供功能強(qiáng)大的系統(tǒng)級(jí)解決方案,進(jìn)一步推動(dòng) FPGA 進(jìn)軍價(jià)值 220 億美元的 ASIC/ASSP 市場(chǎng) 在Globalpress 2006 全球電子峰會(huì)上,可編程邏輯解決方案全球領(lǐng)先供應(yīng)商及 FPGA 發(fā)明廠商賽靈思公司 (NASDAQ:XLNX)展示了其 65nm 工藝新一代 Virtex™
          • 關(guān)鍵字: VIRTEX  FPGA  XILINX  模擬技術(shù)  

          XILINX推出下一代 VIRTEX FPGA

          • 新系列通過為高性能 DSP、嵌入式和串行連接性應(yīng)用領(lǐng)域提供功能強(qiáng)大的系統(tǒng)級(jí)解決方案,進(jìn)一步推動(dòng) FPGA 進(jìn)軍價(jià)值 220 億美元的 ASIC/ASSP 市場(chǎng) 在Globalpress 2006 全球電子峰會(huì)上,可編程邏輯解決方案全球領(lǐng)先供應(yīng)商及 FPGA 發(fā)明廠商賽靈思公司 (NASDAQ:XLNX)展示了其 65nm 工藝新一代 Virtex™
          • 關(guān)鍵字: FPGA  VIRTEX  XILINX  模擬技術(shù)  

          亞信非PCI以太網(wǎng)控制芯片減少PCB空間

          •   亞信電子(ASIX Electronics)近日宣布其嵌入式網(wǎng)絡(luò)系列新增一款Non-PCI以太網(wǎng)控制芯片AX88796B,64引腳并符合工業(yè)規(guī)格-40℃~85℃工作溫度范圍;該組件內(nèi)建10/100Mbps以太網(wǎng)絡(luò)實(shí)體層(PHY)兼容收發(fā)組件及媒體存取控制器(MAC)。據(jù)稱,藉由ASIX AX88796B可將以太網(wǎng)絡(luò)的連接性加入嵌入式系統(tǒng)中,微控制器不僅可經(jīng)由網(wǎng)絡(luò)發(fā)送數(shù)據(jù),也可達(dá)成遠(yuǎn)程控制的功能,工程師可創(chuàng)造高效能、低成本且精簡的嵌入式網(wǎng)絡(luò)應(yīng)用。   據(jù)稱,目前市場(chǎng)上Non-PCI以
          • 關(guān)鍵字: 控制芯片  亞信  以太網(wǎng)  PCB  電路板  

          利用APTIX MP3C和Spartan-IIE FPGA實(shí)現(xiàn)數(shù)據(jù)系統(tǒng)的

          • 隨著數(shù)字電路設(shè)計(jì)的規(guī)模及復(fù)雜程度的提高,對(duì)其進(jìn)行測(cè)試試驗(yàn)證所花費(fèi)的時(shí)間和費(fèi)用也隨之提高,所以減少測(cè)試驗(yàn)證成本是當(dāng)前數(shù)字電路設(shè)計(jì)的關(guān)鍵。
          • 關(guān)鍵字: Spartan-IIE  APTIX  MP3C  FPGA    

          基于FPGA的高級(jí)數(shù)據(jù)加密AES中的字節(jié)替換設(shè)計(jì)

          • 介紹AES中的字節(jié)替換算法原理并闡述基于FPGA的設(shè)計(jì)和實(shí)現(xiàn)。為了提高系統(tǒng)工作速度,在設(shè)計(jì)中應(yīng)用了流水線技術(shù)。
          • 關(guān)鍵字: FPGA  AES  數(shù)據(jù)加密  字節(jié)    

          Altium一體化設(shè)計(jì)消除FPGA到PCB障礙

          •       Altium宣布Altium 公司的最新一體化電子產(chǎn)品開發(fā)系統(tǒng)Altium Designer 6.0 極大地增強(qiáng)了FPGA-PCB 協(xié)同設(shè)計(jì)的能力,工程師可以充分利用FPGA 作為系統(tǒng)平臺(tái),而且簡化大型FPGA 與物理PCB 平臺(tái)的集成。       雖然人們?cè)缇驼J(rèn)識(shí)到了FPGA 給邏輯
          • 關(guān)鍵字: Altium  FPGA  PCB  PCB  電路板  

          BittWare用FPGA實(shí)現(xiàn)I/O開關(guān)量大于5Gbps

          •   BittWare是混合(DSP和FPGA)電路板級(jí)方案供應(yīng)商,日前該公司采用ADI的TigerSHARC及Altera的FPGA技術(shù),推出ATLANTiS Rev 2.0(新TigerSHARC使用的高級(jí)傳輸鏈路架構(gòu))、I/O切換和處理器件。   ATLANTiS采用FPGA實(shí)現(xiàn),便于板外I/O通訊路由和處理,允許系統(tǒng)設(shè)計(jì)師們?cè)O(shè)置并動(dòng)態(tài)連接。所有輸入和輸出均通過ATLANTiS進(jìn)行路由,每簇通信量大于5GBps。ATLANTiS集成了DSP、PCI橋、PMC接口和I/O外設(shè)及板載F
          • 關(guān)鍵字: 5Gbps  BittWare  FPGA  I/O  

          用FPGA控制CLC5958型A/D轉(zhuǎn)換器實(shí)現(xiàn)的高速PCI數(shù)據(jù)采集卡

          采用FPGA的低功耗系統(tǒng)設(shè)計(jì)

          •   結(jié)合采用低功耗元件和低功耗設(shè)計(jì)技術(shù)在目前比以往任何時(shí)候都更有價(jià)值。隨著元件集成更多功能,并越來越小型化,對(duì)低功耗的要求持續(xù)增長。當(dāng)把可編程邏輯器件用于低功耗應(yīng)用時(shí),限制設(shè)計(jì)的低功耗非常重要。本文將討論減小動(dòng)態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說明如何使功耗最小化。    功耗的三個(gè)主要來源是啟動(dòng)、待機(jī)和動(dòng)態(tài)功耗。器件上電時(shí)產(chǎn)生的相關(guān)電流即是啟動(dòng)電流;待機(jī)功耗又稱作靜態(tài)功耗,是電源開啟但I(xiàn)/O上沒有開關(guān)活動(dòng)時(shí)器件的功耗;動(dòng)態(tài)功耗是指器件正常工作時(shí)的功耗。    啟動(dòng)電流因器件而異
          • 關(guān)鍵字: FPGA  嵌入式  消費(fèi)電子  

          使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器

          • 介紹了SDRAM的特點(diǎn)和工作原理,提出了一種基于FPGA的SDRAM控制器的設(shè)計(jì)方法,使用該方法實(shí)現(xiàn)的控制器可非常方便地對(duì)SDRAM進(jìn)行控制。
          • 關(guān)鍵字: Verilog  SDRAM  FPGA  控制器    

          基于FPGA的毫米波多目標(biāo)信號(hào)形成技術(shù)的研究

          • 毫米波多目標(biāo)信號(hào)發(fā)生器通過模擬的方法產(chǎn)生多種類型高精度的雷達(dá)多目標(biāo)回波信號(hào),在實(shí)際雷達(dá)系統(tǒng)前端不具備的條件下對(duì)雷達(dá)系統(tǒng)后級(jí)進(jìn)行調(diào)試,便于制導(dǎo)武器的性能測(cè)試,大大加快新武器的研制進(jìn)程。毫米波多目標(biāo)信號(hào)產(chǎn)生的關(guān)鍵是要求回波信號(hào)距離分辨率極高,常規(guī)的多目標(biāo)信號(hào)產(chǎn)生方法如使用數(shù)字延時(shí)線產(chǎn)生多目標(biāo)之間的延時(shí),其控制不靈活,并且有些延時(shí)線需要接ECL電源,使用不方便也增加了設(shè)計(jì)的復(fù)雜度。使用分立元件實(shí)現(xiàn)延時(shí)則使電路元件過多,電路的穩(wěn)定性及延時(shí)的精確性也會(huì)大大降低。本文介紹一種新的產(chǎn)生毫米波雷達(dá)模擬器的多目標(biāo)信號(hào)的方法
          • 關(guān)鍵字: FPGA  
          共8310條 545/554 |‹ « 543 544 545 546 547 548 549 550 551 552 » ›|

          fsp:fpga-pcb介紹

          您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();