<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> rf-fpga

          基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

          • 隨著嵌入式技術(shù)的飛速發(fā)展,對(duì)嵌入式系統(tǒng)的應(yīng)用需求也呈現(xiàn)出不斷增長(zhǎng)的態(tài)勢(shì),因此,嵌入式技術(shù)也相應(yīng)地取得了重要的進(jìn)展,系統(tǒng)設(shè)備不斷向高速化、集成化、低功耗的方向發(fā)展?,F(xiàn)場(chǎng)可編程門陣列FPGA經(jīng)過(guò)近20年的發(fā)展,到目前已成為實(shí)現(xiàn)數(shù)字系統(tǒng)的主流平臺(tái)之一。 FPGA具有單片機(jī)和DSP無(wú)法比擬的優(yōu)勢(shì),相對(duì)于單片機(jī)和DSP工作需要依靠其上運(yùn)行的軟件進(jìn)行,F(xiàn)PGA全部的控制邏輯是由延時(shí)更小的硬件來(lái)完成的。 通用串行總線(USB)是現(xiàn)代數(shù)據(jù)傳輸?shù)陌l(fā)展趨勢(shì),是解決計(jì)算機(jī)與外設(shè)連接瓶頸的有效手段,USB2.O版本在原先的版本
          • 關(guān)鍵字: FPGA  FPGA  

          京微雅格推出國(guó)內(nèi)首款低功耗FPGA芯片CME-HR(黃河)系列

          •   日前,京微雅格(北京)科技有限公司宣布適時(shí)推出了黃河系列CAP(可編程應(yīng)用平臺(tái))HR系列,以迎合低功耗,小封裝及靈活的應(yīng)用場(chǎng)景需求?! ?jù)京微雅格產(chǎn)品市場(chǎng)總監(jiān)竇祥峰介紹,其產(chǎn)品特點(diǎn)如下: CME-HR系列低功耗FPGA采用40納米臺(tái)聯(lián)電低功耗工藝,靜態(tài)最低功耗可達(dá)35.2uW,最小封裝WLCSP16僅1.5mm*1.5mm?! ≡撓盗挟a(chǎn)品主要面向手持類或其它移動(dòng)便攜式終端與設(shè)備的相關(guān)應(yīng)用領(lǐng)域,該領(lǐng)域要求具備遠(yuǎn)程升級(jí)、動(dòng)態(tài)配置和功耗管理等功能,滿足LTE及未來(lái)的5G智能手機(jī)、便攜式智能終端(Tablet
          • 關(guān)鍵字: 京微雅格  CAP  FPGA  

          Molex 柔性微波電纜組件提供出色的電氣性能突破半剛性組件的限制

          •   Molex 公司的柔性微波電纜組件(Flexible Microwave Cable Assemblies)通過(guò)結(jié)合Temp-Flexò同軸電纜和高性能射頻(RF)連接器,替代半剛性組件。這些組件具有出色的電氣性能及使用專有技術(shù)組裝,最大限度地減小電壓駐波比(Voltage Standing Wave Ratio)和插入損耗,用于完整的端至端互連解決方案。   Molex產(chǎn)品經(jīng)理Darren Schauer表示:“半剛性電纜組件被彎曲放入現(xiàn)今較小的模塊時(shí)可能出現(xiàn)性能退化
          • 關(guān)鍵字: Molex  RF  VOP  

          一種基于DSP與FPGA的高速通信接口設(shè)計(jì)方案

          • 在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢(shì)及DSP芯片在復(fù)雜算法處理上的優(yōu)勢(shì),DSP+FPGA的實(shí)時(shí)信號(hào)處理系統(tǒng)的應(yīng)用越來(lái)越廣泛。ADI公司的TigerSHARC系列DSP芯片浮點(diǎn)處理性能優(yōu)越,故基于這類。DSP的DSP+FPGA處理系統(tǒng)正廣泛應(yīng)用于復(fù)雜的信號(hào)處理領(lǐng)域。同時(shí)在這類實(shí)時(shí)處理系統(tǒng)中,F(xiàn)PGA與DSP芯片之間數(shù)據(jù)的實(shí)時(shí)通信至關(guān)重要。 TigerSHARC系列DSP芯片與外部進(jìn)行數(shù)據(jù)通信主要有兩種方式:總線方式和鏈路口方式。鏈
          • 關(guān)鍵字: DSP  FPGA  

          基于FPGA的自適應(yīng)均衡器算法實(shí)現(xiàn)

          • 摘要:近年來(lái),自適應(yīng)均衡技術(shù)在通信系統(tǒng)中的應(yīng)用日益廣泛,利用自適應(yīng)均衡技術(shù)在多徑環(huán)境中可以有效地提高數(shù)字接收機(jī)的性能。為了適應(yīng)寬帶數(shù)字接收機(jī)的高速率特點(diǎn),本文闡述了自適應(yīng)均衡器的原理并對(duì)其進(jìn)行改進(jìn)。最后使用FPGA芯片和Verilog HDL設(shè)計(jì)實(shí)現(xiàn)了自適應(yīng)均衡器并仿真驗(yàn)證了新方法的有效性。 信道均衡技術(shù)(Channel equalization)是指為了提高衰落信道中的通信系統(tǒng)的傳輸性能而采取的一種抗衰落措施。它主要是減小信道的多徑時(shí)延帶來(lái)的碼間串?dāng)_(ISI)問(wèn)題。其原理是對(duì)信道或整個(gè)傳輸系統(tǒng)特性進(jìn)行
          • 關(guān)鍵字: FPGA  LMS  

          京微雅格率先推出國(guó)內(nèi)首款低功耗FPGA芯片

          • 京微雅格的HR系列FPGA芯片已經(jīng)能夠提供EVB,并預(yù)計(jì)今年第三季度大規(guī)模量產(chǎn),已成為世界上除美國(guó)外唯一自主研發(fā)并成功量產(chǎn)FPGA產(chǎn)品的公司。
          • 關(guān)鍵字: 京微雅格  FPGA  

          在云端,還好嗎?

          •   十四個(gè)月之前,我參加了一次Plunify的媒體沙龍活動(dòng),寫了一篇名為《云時(shí)代才剛剛開始》的文章,談了一點(diǎn)我對(duì)把芯片設(shè)計(jì)結(jié)合云計(jì)算和對(duì)Plunify這家創(chuàng)業(yè)公司的看法。那時(shí)候,Plunify主推的業(yè)務(wù)是租用亞馬遜的服務(wù)器資源,搭建一個(gè)FPGA開發(fā)的云端平臺(tái),讓設(shè)計(jì)公司可以把設(shè)計(jì)方案上傳到云端來(lái)仿真,以節(jié)省大量的時(shí)間,同時(shí)也避開了自建云的昂貴成本?! ∫荒赀^(guò)去了,我終于又有機(jī)會(huì)和Plunify做一次更加深入的交流,看看Plunify在中國(guó)大陸市場(chǎng)的深水里摸了一年石頭后,到底有沒有摸到魚?! lunify
          • 關(guān)鍵字: Plunify  云端  FPGA  InTime  

          逐夢(mèng)十年賽靈思

          •   時(shí)間都去哪了?當(dāng)公司全球上下熱烈慶祝成立30周年的時(shí)候, 回首我在賽靈思竟然也已有十載。從上海到北京,從新天地到盤古大觀,從北京最開始幾個(gè)人的小辦事處到今天數(shù)十人數(shù)千規(guī)模的北京公司,我有幸見證了賽靈思在中國(guó)的巨大發(fā)展和變遷,但不變的是這份工作帶來(lái)的強(qiáng)大吸引力和提供給大家的實(shí)現(xiàn)夢(mèng)想的舞臺(tái)。   賽靈思是我的第一份工作,一做就做了十年。很多周圍的同學(xué)朋友都已經(jīng)換了多家公司,也有很多在高校都成了學(xué)術(shù)帶頭人,教授, 也不停地有獵頭和朋友追問(wèn)我為什么不愿意動(dòng)一動(dòng)。 我清楚我的執(zhí)著和堅(jiān)守來(lái)源于公司人性化和平等的
          • 關(guān)鍵字: 賽靈思  FPGA  PAE  

          基于VHDL和QuartusⅡ的數(shù)字電子鐘設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:采用FPGA進(jìn)行的數(shù)字電路設(shè)計(jì)具有更大的靈活性和通用性,已成為目前數(shù)字電路設(shè)計(jì)的主流方法之一。本文給出一種基于FPGA的數(shù)字鐘設(shè)計(jì)方案。該方案采用VHDL設(shè)計(jì)底層模塊,采用電路原理圖設(shè)計(jì)頂層系統(tǒng)。整個(gè)系統(tǒng)在QuartusⅡ開發(fā)平臺(tái)上完成設(shè)計(jì)、編譯和仿真,并在FPGA硬件實(shí)驗(yàn)箱上進(jìn)行測(cè)試。測(cè)試結(jié)果表明該設(shè)計(jì)方案切實(shí)可行。 EDA(Electronic Design Automation)又名電子設(shè)計(jì)自動(dòng)化,其基本特征是:以超大規(guī)??删幊踢壿嬈骷?,如FPGA,為設(shè)計(jì)載體,以硬件描述語(yǔ)言,如VHDL,為
          • 關(guān)鍵字: FPGA  QuartusⅡ  

          All Programmable平臺(tái)讓FPGA市場(chǎng)大有可為

          • 曾有句話這樣說(shuō)到:“當(dāng)你認(rèn)為設(shè)計(jì)完美的時(shí)候,不是因?yàn)闆]有什么可以加,而是你不能再去除什么?!边@話用在FPGA上是再合適不過(guò)了。從簡(jiǎn)單的邏輯集成到現(xiàn)在集成ARM核、DSP、模擬電路、存儲(chǔ)器等無(wú)所不包的系統(tǒng)級(jí)集成,從純硬件開發(fā)到可以用C、C++或System C來(lái)開發(fā),從此前價(jià)格高昂到現(xiàn)在低成本低功耗,從工藝的跟隨到成為先進(jìn)工藝的引領(lǐng)和3D IC的成功,從傳統(tǒng)的通信、工業(yè)和軍工等應(yīng)用向消費(fèi)電子、醫(yī)療電子、汽車電子、嵌入式市場(chǎng)等擴(kuò)展,F(xiàn)PGA成為擴(kuò)充我們想像力的“先鋒”。
          • 關(guān)鍵字: 賽靈思  FPGA  All Programmable  

          迎接All Programmable的浪潮

          • 您有沒有留意到賽靈思的logo下面有兩個(gè)英文單詞——“All Programmable”? 這代表了什么?眾所周知,賽靈思一直是FPGA行業(yè)的領(lǐng)頭羊。那么未來(lái)呢?未來(lái)具有無(wú)限的可能性,但是All Programmable無(wú)疑是賽靈思正在全力推動(dòng)的轉(zhuǎn)型。All Programmable SoC無(wú)疑是這個(gè)轉(zhuǎn)型的代表之作,Zynq這個(gè)革命性的產(chǎn)品,也就應(yīng)運(yùn)而生了。我和賽靈思的緣分也由此開始。
          • 關(guān)鍵字: 賽靈思  FPGA  Zynq  

          28nm時(shí)代將進(jìn)一步蠶食ASIC

          • 在FPGA領(lǐng)域,我們?cè)俅温劦搅顺林氐幕鹚幬丁?010年中國(guó)農(nóng)歷新年前后,F(xiàn)PGA的28nm交響曲奏響。
          • 關(guān)鍵字: 賽靈思  ASIC  FPGA  28nm  

          不想荒廢你的大學(xué)生活吧?看看牛人是怎樣成為電子學(xué)霸的!

          •   寫這篇文章的時(shí)候,我正處于碩士研究生畢業(yè)論文的準(zhǔn)備階段,眼睜睜看著我的大學(xué)生活即將畫上句號(hào),再看看身邊有很多低年級(jí)的學(xué)生們一天天把時(shí)間白白荒費(fèi)掉,我在心里替他們惋惜,在即將結(jié)束我的大學(xué)生活之際,我將我的大學(xué)幾年的有意義的生活與大家分享,看過(guò)這篇文章后也許能讓那些有夢(mèng)想的同學(xué)為了實(shí)現(xiàn)自己的人生目標(biāo)少走些彎路,大家要相信,大學(xué)校園——將為你提供一生最好的學(xué)習(xí)環(huán)境。   我高中畢業(yè)于新疆伊寧市三中,2002年考入哈爾濱工程大學(xué)信息與通信工程學(xué)院電子信息工程專業(yè),2006年以創(chuàng)新人才
          • 關(guān)鍵字: DSP  ARM  FPGA/CPLD  

          大神教你如何做好邏輯設(shè)計(jì)

          •   規(guī)范很重要   工作過(guò)的朋友肯定知道,公司里是很強(qiáng)調(diào)規(guī)范的,特別是對(duì)于大的設(shè)計(jì)(無(wú)論軟件還是硬件),不按照規(guī)范走幾乎是不可實(shí)現(xiàn)的。邏輯設(shè)計(jì)也是這樣:如果不按規(guī)范做的話,過(guò)一個(gè)月后調(diào)試時(shí)發(fā)現(xiàn)有錯(cuò),回頭再看自己寫的代碼,估計(jì)很多信號(hào)功能都忘了,更不要說(shuō)檢錯(cuò)了;如果一個(gè)項(xiàng)目做了一半一個(gè)人走了,接班的估計(jì)得從頭開始設(shè)計(jì);如果需要在原來(lái)的版本基礎(chǔ)上增加新功能,很可能也得從頭來(lái)過(guò),很難做到設(shè)計(jì)的可重用性。   在邏輯方面,我覺得比較重要的規(guī)范有這些:   1.設(shè)計(jì)必須文檔化。要將設(shè)計(jì)思路,詳細(xì)實(shí)現(xiàn)等寫入文檔
          • 關(guān)鍵字: FPGA  時(shí)序  電路  

          ADI推出GSPS性能標(biāo)準(zhǔn)的數(shù)據(jù)轉(zhuǎn)換器

          •   Analog Devices, Inc.(NASDAQ:ADI),全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商及數(shù)據(jù)轉(zhuǎn)換器市場(chǎng)份額領(lǐng)先者*,日前宣布推出雙通道、1.25 V、14位、1 GSPS ADC AD9680 ,它具有同類產(chǎn)品中的最佳噪聲和動(dòng)態(tài)范圍性能,支持通訊、儀器儀表和軍事/航空航天領(lǐng)域的直接RF采樣應(yīng)用。其154 dBFs/Hz的噪聲密度為業(yè)內(nèi)最低。ADI公司的寬帶RF數(shù)據(jù)采集技術(shù)具有突破性的性能、帶寬、集成功能,能夠在擁堵的RF環(huán)境中,以史無(wú)前例的帶寬更好地提取信號(hào)。AD9680可與主要制造
          • 關(guān)鍵字: ADI  AD9680  RF  
          共7012條 161/468 |‹ « 159 160 161 162 163 164 165 166 167 168 » ›|

          rf-fpga介紹

          您好,目前還沒有人創(chuàng)建詞條rf-fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();