<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> risc-soc

          比科奇PC802 5G小基站SoC與世炬網(wǎng)絡(luò)5G協(xié)議棧實(shí)現(xiàn)對接

          • 5G小基站基帶芯片和電信級軟件提供商比科奇(Picocom)宣布,其業(yè)界首款專為滿足包括Open RAN等標(biāo)準(zhǔn)而設(shè)計(jì)的4G/5G小基站基帶芯片(SoC)PC802已于近日完成與世炬網(wǎng)絡(luò)5G協(xié)議棧的對接調(diào)試,再一次證實(shí)了PC802可為5G小基站設(shè)備開發(fā)商和協(xié)議棧軟件提供商等伙伴提供的價(jià)值,包括高性能、高經(jīng)濟(jì)性和低功耗等特性,基于該基帶SoC的5G小基站產(chǎn)品可以卓越的綜合性能和多元化的形態(tài)來滿足移動(dòng)通信市場多樣化的、不斷演進(jìn)的需求。已于2021年12月上市并隨即獲得數(shù)十家客戶采用的PC802是業(yè)界首款專為5G
          • 關(guān)鍵字: 比科奇  5G小基站  SoC  世炬網(wǎng)絡(luò)  5G協(xié)議棧  

          高通驍龍 8 Gen 2 芯片架構(gòu)及 CPU 頻率曝光:性能總體提升 10%

          • IT之家 9 月 28 日消息,預(yù)計(jì)高通將在今年 11 月發(fā)布驍龍 8 Gen 2 新旗艦芯片平臺(tái),而小米等新一代旗艦手機(jī)也將在 11 月發(fā)布。據(jù)微博博主 @i 冰宇宙 爆料稱,高通驍龍 8 Gen 2 (SM8550 )芯片采用 1+2+2+3 架構(gòu),目前看到的 CPU 頻率是 2.84Hz、2.4GHz、2.4Ghz 和 1.8GHz。該博主還透露,驍龍 8 Gen 2 性能總體上提升 10%,能效比不錯(cuò)。IT之家獲悉,目前搭載驍龍 8 Gen 2 芯片的小米 13 系列
          • 關(guān)鍵字: 高通驍龍  SoC  

          RISC-V CPU架構(gòu)的春天!蘋果嵌入式核心要全面拋棄Arm

          •   RISC-V一直被視為x86、Arm之外最有潛力的第三大CPU架構(gòu),尤其是其免授權(quán)、開源的特性有著知名的誘惑力?! 「鶕?jù)半導(dǎo)體分析機(jī)構(gòu)SemiAnalysis的消息,蘋果正準(zhǔn)備將其嵌入式核心的架構(gòu)從Arm轉(zhuǎn)向RISC-V?! 『褪忻嫔系拇蠖鄶?shù)SoC芯片類似,蘋果M1、M2系列處理器之中除了負(fù)責(zé)操作系統(tǒng)、用戶程序運(yùn)行的主核心,還有大量的嵌入式輔助核心,M1里就有30多個(gè)?! ∷鼈兒筒僮飨到y(tǒng)、應(yīng)用程序無關(guān),而是有著各自的獨(dú)立任務(wù),比如控制Wi-Fi和藍(lán)牙、雷電接口、觸摸板、閃存芯片等等,并且都有自己的固件
          • 關(guān)鍵字: RISC-V  ARM  

          Arm 高管:我們尊重 RISC-V,但它還不算競爭對手

          •   9月19日消息,Arm近日推出了下一代數(shù)據(jù)中心芯片技術(shù)Neoverse V2。在新聞發(fā)布會(huì)上,Arm產(chǎn)品解決方案副總裁Dermot O"Driscoll回答了關(guān)于RISC-V的提問。  Dermot O"Driscoll首先承認(rèn)了RISC-V正在推動(dòng)與英國芯片設(shè)計(jì)師的“一些競爭”,并表示“它可以幫助我們所有人集中注意力并確保我們做得更好”。  接著,O"Driscoll強(qiáng)調(diào)了Arm的知識產(chǎn)權(quán)、許可、客戶關(guān)系和軟件生態(tài)系統(tǒng)的實(shí)力,稱雖然RISC-V自2010年以來一直存在,
          • 關(guān)鍵字: RISC-V  ARM  

          新版編程語言Java 19正式發(fā)布:增加支持RISC-V架構(gòu)和虛擬線程

          •   本周,Oracle(甲骨文)正式發(fā)布了最新版本的編程語言Java 19和JDK 19。  與此同時(shí),開源版本的OpenJDK 19也可以在基于GNU v2通用許可下從甲骨文獲取?! ∽罱鼛啄?,Java多次登上TIBOE編程排行榜榜首,即便Python勢頭猛如虎,卻依然能保持在前三位置?! ava 19距離Java 18過去了6個(gè)月,距離Java 17正好過去一年。實(shí)際上,甲骨文承諾是每年3月和9月更新Java版本,這一次依然做到履約,沒有跳票。  據(jù)悉,Java 19帶來了7個(gè)JEP(JDK特性新增
          • 關(guān)鍵字: RISC-V  Java  

          RISC-V將贏得下一輪架構(gòu)之爭?

          •   在全球市場上,芯片指令集呈現(xiàn)雙寡頭格局,基于X86和ARM架構(gòu)的處理器長期占據(jù)絕大多數(shù)市場份額,X86架構(gòu)在PC及服務(wù)器市場一家獨(dú)大,移動(dòng)市場則由ARM架構(gòu)一統(tǒng)江湖?! ≡谶@樣一個(gè)格局中,中下游廠商大多只能在這二者之間選擇,但是ARM授權(quán)費(fèi)用昂貴,傳統(tǒng)X86的授權(quán)又過于復(fù)雜,業(yè)界一直期待在CPU架構(gòu)領(lǐng)域能有更多選擇?! ‰S著AIoT時(shí)代的到來,RISC-V架構(gòu)開放、靈活、模塊化,特別適合滿足AIoT市場場景碎片化、差異化的市場需求,產(chǎn)業(yè)界普遍認(rèn)為它有望成為下一代廣泛應(yīng)用的處理器架構(gòu)。Semico Re
          • 關(guān)鍵字: RISC-V  X86  ARM  

          既有X86與ARM,為何RISC-V還能受汽車青睞?

          •   在軟件圈有一個(gè)梗:十年的老代碼,你敢動(dòng)?  這個(gè)故事具體情形是:當(dāng)新入職的同事被告知維護(hù)老產(chǎn)品時(shí),看著代碼包就像是在霧里看花,當(dāng)他去問資歷更老的同事就會(huì)發(fā)現(xiàn),幾經(jīng)輪回已經(jīng)沒有人懂具體邏輯是什么樣的,原作者也不知道已經(jīng)跳了幾家公司,于是他沒有辦法,只能在外邊包一層,交付新功能。  這,就是歷史的包袱?! ISC-V的優(yōu)勢就在于,作為后起之秀,它靈活、精簡、開發(fā)成本也更低?! ‖F(xiàn)在的汽車,作為“輪子上的計(jì)算機(jī)”,它需要囊括的已不只是被動(dòng)安全,信息娛樂已經(jīng)成為汽車制造的新需求,軟件定義汽車已是它的新方向。
          • 關(guān)鍵字: RISC-V  X86  ARM  汽車  

          RISC-V:打造中國處理器新繁榮時(shí)代

          • 上海視道電子科技有限公司是一家從事互聯(lián)網(wǎng)多媒體通訊技術(shù)的研發(fā)、銷售及服務(wù)的高新技術(shù)企業(yè),憑借深厚的行業(yè)背景和精干的技術(shù)實(shí)力,專業(yè)從事視頻會(huì)議系統(tǒng)配件的研發(fā)、設(shè)計(jì)、生產(chǎn)和銷售。產(chǎn)品涵蓋了視頻會(huì)議攝像機(jī)、視頻采集設(shè)備、全向麥克風(fēng)、回音消除器、會(huì)議電話,以及輔助配件等系列,擁有不同市場定位的產(chǎn)品型號,滿足客戶的一站式采購需求。視道科技堅(jiān)持產(chǎn)品的自我創(chuàng)新精神,學(xué)習(xí)知名品牌的精髓,融入各款產(chǎn)品的設(shè)計(jì)。為拓展企業(yè)的長期發(fā)展優(yōu)勢,視道科技更積極向產(chǎn)品的產(chǎn)業(yè)鏈上游延伸,目前,已具備攝像機(jī)機(jī)芯的自給自足能力。同時(shí),視道科技
          • 關(guān)鍵字: RISC-V  中國峰會(huì)  

          要上天的RISC-V到底落地了哪些應(yīng)用?躍昉攜合作伙伴秀出案例

          • 近日,美國國家航空航天局(NASA)宣布基于RISC-V架構(gòu)打造下一代高性能航天計(jì)算芯片的消息瞬間出圈,一時(shí)將RISC-V再次推向聚光燈下。事實(shí)上,在上天之前,基于自身低功耗、低成本、靈活可擴(kuò)展、安全可靠等優(yōu)勢的RISC-V就已在較多領(lǐng)域落地。前不久,RISC-V生態(tài)的積極共建者,高端工業(yè)物聯(lián)芯片解決方案的引領(lǐng)者躍昉科技就發(fā)布了業(yè)內(nèi)首款定位高端工業(yè)應(yīng)用的RISC-V SoC芯片NB2,并在同期推出多項(xiàng)基于NB2的落地應(yīng)用案例,覆蓋智慧物流、智慧城市、數(shù)據(jù)安全等多個(gè)領(lǐng)域,引發(fā)廣泛關(guān)注。這一系列方案在解決中國
          • 關(guān)鍵字: RISC-V  躍昉  智慧物流  

          瑞薩電子推出全新電機(jī)控制ASSP解決方案,擴(kuò)展其卓越的RISC-V嵌入式處理產(chǎn)品組合

          • 全球半導(dǎo)體解決方案供應(yīng)商瑞薩電子近日宣布,率先推出業(yè)界專為先進(jìn)電機(jī)控制系統(tǒng)優(yōu)化的RISC-V MCU——R9A02G020,全新產(chǎn)品使用戶無需投入開發(fā)成本,即可受益于電機(jī)控制應(yīng)用的即用型交鑰匙解決方案。借助預(yù)編程的ASSP,用戶可以縮短上市時(shí)間并降低成本,從而節(jié)省RISC-V相關(guān)的工具及軟件投資。新款解決方案的目標(biāo)應(yīng)用包括家居/樓宇自動(dòng)化、醫(yī)療保健設(shè)備、家用電器、無人機(jī)等。瑞薩在推動(dòng)RISC-V嵌入式處理解決方案領(lǐng)域發(fā)揮了引領(lǐng)作用,不久前推出了基于64位RISC-V CPU的通用RZ/Five MPU,并
          • 關(guān)鍵字: 瑞薩電子  電機(jī)控制  RISC-V  嵌入式處理  

          RISC-V 沖出地球:SiFive 將為 NASA 下一代高性能航天計(jì)算提供處理器

          • IT之家 9 月 7 日消息,美國知名 RISC-V 芯片設(shè)計(jì)廠商 SiFive 公司今天宣布,其已被美國國家航空航天局 (NASA) 選中,為其下一代高性能航天計(jì)算 (HPSC) 處理器提供核心 CPU。HPSC 預(yù)計(jì)將被用于幾乎所有未來的太空任務(wù),從行星探索到月球和火星表面任務(wù),該處理器將根據(jù) NASA 與 SiFive 和 Microchip 簽訂的為期三年、價(jià)值 5,000 萬美元的合約進(jìn)行開發(fā)。據(jù)介紹,HPSC 將使用一個(gè) 8 核的 SiFive Intelligence X280 R
          • 關(guān)鍵字: RISC-V  航天  

          Codasip加入Intel Pathfinder for RISC-V設(shè)計(jì)支持計(jì)劃

          • 德國慕尼黑,2022 年 8 月31日 – 處理器設(shè)計(jì)自動(dòng)化和可定制RISC-V處理器知識產(chǎn)權(quán)(IP)的領(lǐng)導(dǎo)者Codasip日前宣布,將通過 Intelò Pathfinder for RISC-V*計(jì)劃專業(yè)版提供其 32 位IP核 L31。通過加入該計(jì)劃,Codasip 正在通過使用英特爾的FPGA 使其屢獲殊榮的嵌入式 RISC-V 技術(shù)更易于用于原型設(shè)計(jì)、量產(chǎn)設(shè)計(jì)或研究目的。在SoC的設(shè)計(jì)過程中,利用FPGA進(jìn)行架構(gòu)探索和了解 IP 的不同配置和組合大有裨益,特別是在 SoC 開發(fā)周期的早期階段。英
          • 關(guān)鍵字: Codasip  Intel  Pathfinder for RISC-V  

          消息稱谷歌第三代 Tensor 處理器將由三星代工,采用 3nm 制程工藝

          • 8 月 31 日消息,據(jù)國外媒體報(bào)道,谷歌已決定將用于下一代智能手機(jī) Pixel 8 的 Tensor 應(yīng)用處理器,交由三星電子采用 3nm 制程工藝代工,預(yù)計(jì)在明年下半年推出。從外媒的報(bào)道來看,交由三星電子代工,也將繼續(xù)加強(qiáng)兩家公司在智能手機(jī)應(yīng)用處理器上的合作。谷歌智能手機(jī)此前采用的是高通的處理器,但在三星電子的支持下,他們成功研發(fā)出了 Tensor 處理器,并在 2021 年首次用于 Pixel 6 智能手機(jī)。用于 Pixel 8 的,將是第三代 Tensor 處理器,也是由谷歌和三星電子聯(lián)合研發(fā)的。
          • 關(guān)鍵字: 谷歌  SoC  三星  3nm  

          從MCU到SoC:繁榮和現(xiàn)實(shí)

          • 這篇,主要科普科普MCU和SoC的關(guān)系。從2021年初開始的“缺芯”,到目前為止還沒有完全緩解。而一輛傳統(tǒng)汽車上少則有40多種芯片,多則達(dá)到150多種。此外,一輛新能源汽車上要超過300顆芯片。那么,“缺芯”缺什么?恐怕很多人說不上來。實(shí)際上,汽車上缺的主要是ECU,而從更基礎(chǔ)、更微觀的層面來說,缺的是MCU(Micro Control Unit,微控制單元),也就是所謂的單片機(jī)。簡單來說,MCU就是在CPU(這個(gè)就不用解釋了吧?)的基礎(chǔ)上,增加了存儲(chǔ)器RAM和ROM、計(jì)數(shù)器/定時(shí)器及I/O接口,將它們集
          • 關(guān)鍵字: MCU  SoC  8位MCU  

          阿里發(fā)布芯片平臺(tái)“無劍600”,RISC-V跨入2GHz高性能應(yīng)用新時(shí)代

          • 8月24日,在2022 RISC-V中國峰會(huì)上,阿里平頭哥發(fā)布首個(gè)高性能RISC-V芯片平臺(tái)“無劍600”及SoC原型“曳影1520”,首次兼容龍蜥Linux操作系統(tǒng)并成功運(yùn)行LibreOffice,刷新全球RISC-V一系列紀(jì)錄?;跓o劍600軟硬件全棧平臺(tái),開發(fā)者和廠商可快速開發(fā)RISC-V芯片,推動(dòng)邁向2GHz高性能RISC-V邊、云應(yīng)用新時(shí)代。 RISC-V架構(gòu)簡潔、靈活、開放,已成為業(yè)界主流架構(gòu)之一。盡管RISC-V發(fā)展?jié)摿薮螅嚓P(guān)軟硬件技術(shù)和生態(tài)未完全成熟,應(yīng)用主要集中在中低端的
          • 關(guān)鍵字: 阿里  芯片平臺(tái)  無劍600  RISC-V  
          共2059條 18/138 |‹ « 16 17 18 19 20 21 22 23 24 25 » ›|

          risc-soc介紹

          您好,目前還沒有人創(chuàng)建詞條risc-soc!
          歡迎您創(chuàng)建該詞條,闡述對risc-soc的理解,并與今后在此搜索risc-soc的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();