<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> verilog-a

          基于FPGA的高速長線陣CCD驅(qū)動電路

          • 高速長線陣CCD(電荷耦合器)具有低功耗,小體積,高精度等優(yōu)勢,廣泛應用于航天退掃系統(tǒng)中的圖像數(shù)據(jù)采集。而CCD驅(qū)動電路設計是CCD正常工作的關鍵問題之一,CCD驅(qū)動信號時序是一組相位要求嚴格的脈沖信號,只有時序信
          • 關鍵字: CCD  線陣  FPGA  verilog HDL  

          對 Verilog 和 VHDL 說再見!

          • 上周我跟我同事說,“ 兩種語言阻礙了嵌入式系統(tǒng)開發(fā)人員和軟件工程師借助Zynq SOCs來提升系統(tǒng)性能。”那就是“Verilog” 和 “VHDL”正如期待那樣,這已經(jīng)得到了解決—因為SD
          • 關鍵字: Verilog    VHDL    SDSoC  

          一種單片機雙極模擬信號A/D轉(zhuǎn)換的電路設計

          • 摘要 實現(xiàn)A/D轉(zhuǎn)換通常需要使用A/D轉(zhuǎn)換芯片,而單片機內(nèi)置的A/D模塊只能接收單極模擬信號。文中介紹了一種使Freescale單片機A/D轉(zhuǎn)換模塊能夠接收雙極型模擬信號的電路設計,文中電路采用對稱設計,擴大了A/D轉(zhuǎn)換的量
          • 關鍵字: Freescale  A/D轉(zhuǎn)換  雙極模擬信號  

          基于多片高速D/A AD9739的多通道信號模擬器

          • 摘要 多元陣天線陣列常被用于偵查和定位系統(tǒng),相位差變化率則是單站無源定位中常用的觀測參數(shù)。文中介紹了一種基于AD公司多片2.5 GSamplcmiddot;s-1的高速AD9739型號D/A轉(zhuǎn)換器,采用DDS技術的多通道信號模擬器。經(jīng)
          • 關鍵字: 多通道  高速D/A  AD9739  寬帶線性調(diào)頻信號  相位差  

          基于Verilog HDL的SVPWM算法的設計與仿真

          • 摘要:空間矢量脈寬調(diào)制算法是電壓型逆變器控制方面的研究熱點,廣泛應用于三相電力系統(tǒng)中。基于硬件的FPGA/CPLD芯片能滿足該算法對處理速度、實時性、可靠性較高的要求,本文利用Verilog HDL實現(xiàn)空間矢量脈寬調(diào)制算
          • 關鍵字: 同步電動機  電壓型逆變器  Verilog HDL  

          智能多路溫度巡檢儀設計

          • 摘要:為了解決現(xiàn)有溫度監(jiān)控需要的儀表數(shù)量多,組網(wǎng)困難的問題,設計了一種智能多路溫度巡檢儀。使用STC15F2K60S2作為核心處理器,巡回檢測16路溫度傳感器。儀表具有多種類型輸入功能,可與多種類型傳感器、變送器配
          • 關鍵字: STC15F2K60S2  PT100  TLC7135  A/D轉(zhuǎn)換  多路開關  溫度巡檢  

          基于微小井眼鉆井技術的A/D轉(zhuǎn)換器選型研究

          • 摘要:微小井眼鉆井技術是國外近年來發(fā)展起來一種前沿技術,具有成本低、安全環(huán)保和勘探開發(fā)效率高等特點。通過A/D、D/A轉(zhuǎn)換器將井下模擬信號轉(zhuǎn)換為數(shù)字信號,經(jīng)處理后,將數(shù)字信號在轉(zhuǎn)換成模擬信號去控制設備,實現(xiàn)
          • 關鍵字: 微小井眼鉆井  A/D轉(zhuǎn)換器  A/D轉(zhuǎn)換參數(shù)  選型原則  

          一種高效網(wǎng)絡接口的設計

          • 為了得到比傳統(tǒng)片上網(wǎng)絡的網(wǎng)絡資源接口(NI)更高的數(shù)據(jù)傳輸效率和更加穩(wěn)定的數(shù)據(jù)傳輸效果,提出了一種新的高效網(wǎng)絡接口的設計方法,并采用Verilog HDL語言對相關模塊進行編程,實現(xiàn)了高效傳輸功能,同時又滿足核內(nèi)路由的設計要求。最終通過仿真軟件Xilinx ISE Design Suite 12.3和ModelSim SE 6.2b得到了滿足設計要求的仿真結(jié)果。
          • 關鍵字: 片上網(wǎng)絡  網(wǎng)絡資源接口  核內(nèi)路由  Verilog HDL  

          一種機載設備的中央處理單元模塊的設計與實現(xiàn)

          • 摘要:文章介紹了一種機載設備的中央處理單元模塊設計與實現(xiàn)。機載設備通過RS422通訊接收飛行控制系統(tǒng)發(fā)來的指令信號,中央處理單元完成控制、數(shù)據(jù)解算、A/D轉(zhuǎn)換等功能,將結(jié)果反饋給執(zhí)行機構(gòu),從而實現(xiàn)機載設備的預
          • 關鍵字: DSP  A/D轉(zhuǎn)換  RS422通訊  RS232通訊  

          基于Xilinx V5的DDR2數(shù)據(jù)解析功能實現(xiàn)

          • 基于Xilinx V5的DDR2數(shù)據(jù)解析功能實現(xiàn),摘要:介紹了一種基于Xilinx V5芯片的硬件板卡上,利用Verilog硬件編程語言,來實現(xiàn)DDR2對數(shù)據(jù)文件解析的目的:分析了CPCI總線與FPGA之間的通信特點;然后根據(jù)收到的數(shù)據(jù)文件要求,介紹了DDR2的使用方法;最后介紹了對
          • 關鍵字: Xilinx Verilog  DDR2  數(shù)據(jù)解析  信號波形  

          一種基于ARM的多路同步的A/D和D/A設計

          • 介紹一種基于ARM的高精度多路同步的數(shù)據(jù)采集與輸出控制系統(tǒng)的設計方法。設計選用德州儀器公司生產(chǎn)的AD芯片ADS8556和DA芯片 DAC8574,分別采用SPI接口和
          • 關鍵字: ARM  多路同步  A/D  D/A  

          混合同余法產(chǎn)生隨機噪聲的FPGA實現(xiàn)

          • 混合同余法產(chǎn)生隨機噪聲的FPGA實現(xiàn),摘要:隨著電子對抗技術的快速發(fā)展,在有源式干擾機中需要用到數(shù)字高斯白噪聲。通過對混合同余法產(chǎn)生隨機序列的原理研究,本文提出了一種利用FPGA產(chǎn)生高斯白噪聲的方法。該方法在PC主控端的控制下,采用ROM查找表的方
          • 關鍵字: 高斯白噪聲  混合同余法  FPGA  Verilog HDL  

          基于單片機的智能窗控制系統(tǒng)設計方案

          •   一、引言   隨著電子技術的不斷發(fā)展, 家庭中的許多電器設備如彩電、冰箱、空調(diào)等都已貼上了智能化的標簽, 為提高人們的生活質(zhì)量做出了貢獻。但遺憾的是, 居室的眼睛---窗戶, 卻遲遲未跟上時代的步伐。即使是在眾多的智能化生活小區(qū), 我們都可以發(fā)現(xiàn), 幾乎所有的窗戶的管理仍然處在原始管理方式, 與電子技術毫不沾邊, 更不用說智能化了。如果使窗戶具有一定的智能, 如下雨則自動關、室內(nèi)有害氣體超標則自動開、有盜賊入內(nèi)則自動報警等, 就會給人們的居家生活帶來諸多方便, 從而進一步提高人們的生活質(zhì)量。   
          • 關鍵字: AT89C51  A/D 轉(zhuǎn)換  

          弱磁場檢測設計 

          • 本文在完成基本電路實驗基礎上提供了弱磁場檢測電路,針對提高信號測量精度,給出了一種解決方案。在弱磁信號放大電路、零點調(diào)整電路、信號幅度顯示及A/D變換電路中,對信號的靈活處理,有多種電路可以選擇,運用三位半電壓表模塊,直接顯示磁場強度,同時通過A/D變換得到更高精度的信號數(shù)據(jù),通過對弱磁信號的A/D變換精度的分析,提出提高測量精度的方法。對其他弱信號的處理,同樣可以采用相似的分析方法。
          • 關鍵字: CS3503  AD620  CL7107  A/D精度分析   201609  

          D/A與A/D轉(zhuǎn)換器你要知道的都在這里了

          •   一、D/A轉(zhuǎn)換器的基本原理及分類   T型電阻網(wǎng)絡D/A轉(zhuǎn)換器 :        二:輸出電壓與數(shù)字量的對應關系        三:D/A轉(zhuǎn)換器的主要性能指標   1、分辨率   分辨率是指輸入數(shù)字量的最低有效位(LSB)發(fā)生變化時,所對應的輸出模擬量(電壓或電流)的變化量。它反映了輸出模擬量的最小變化值。   分辨率與輸入數(shù)字量的位數(shù)有確定的關系,可以表示成FS / 2^n 。FS表示滿量程輸入值,n為二進制位數(shù)。對于5V的滿量程,采用8位的DAC時,
          • 關鍵字: D/A  A/D  
          共627條 11/42 |‹ « 9 10 11 12 13 14 15 16 17 18 » ›|

          verilog-a介紹

          您好,目前還沒有人創(chuàng)建詞條verilog-a!
          歡迎您創(chuàng)建該詞條,闡述對verilog-a的理解,并與今后在此搜索verilog-a的朋友們分享。    創(chuàng)建詞條

          熱門主題

          Verilog-A    樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();