<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于FPGA和硬件描述語言Verilog的液晶顯示控制器的設計

          基于FPGA和硬件描述語言Verilog的液晶顯示控制器的設計

          作者: 時間:2010-12-10 來源:網(wǎng)絡 收藏

          是一種(現(xiàn)場可編程門陣列)的。與集成電路相比,更加靈活,可以針對小同的模塊更改時序信號和顯示數(shù)據(jù)。的集成度、復雜度和面積優(yōu)勢使得其日益成為一種頗具吸引力的高性價比ASIC替代方案。本文選用Xilinx公司的SpananIII系列XC3S200器件,利用擰制器,實現(xiàn)了替代專用集成電路驅動控制LCD的作用。

          本文引用地址:http://www.ex-cimer.com/article/151259.htm

            1 功能分析與要求

            液晶顯示模塊(LCM)采用深圳拓撲微LM2028、STN圖形點陣液晶顯示模塊,5.7in,320×240點陣,邏輯電壓輸入為3.0~5.0V,4位控制接口,具有行列驅動電路,白光LED背光源。表l為該液晶顯示模塊的引腳功能。

          該液晶顯示模塊的引腳功能描述

            液晶顯示器的掃描方式是逐行掃描,當一行被選通以后,這一行中的各列信號同時加到列上,并維持一個掃描行的時間。這一行維持時間結束后,即選通下一行,同時各列電極也施加下一行的顯示電壓。

            列驅動器邏輯電路由移位寄存器和鎖存器構成,在一個顯示數(shù)據(jù)位移脈沖信號CP作用下,將一組顯示數(shù)據(jù)(4位)位移到寄存器中并保持。當下一個CP到來后。移位寄存器中第1位顯示數(shù)據(jù)被移至第2位,這樣在80個CP脈沖作用下,一行顯示數(shù)據(jù)被存入寄存器后,寄存器并口對接鎖存器,在鎖存脈沖LP的作用下,該行數(shù)據(jù)被鎖存到鎖存器內輸出給列電極。鎖存脈沖LP的間隔為一個行周期,而行移位脈沖間隔也為一個行周期,因此二者是一致的。 /Script> 幀掃描信號FLM即為行選通信號,脈寬為一行時間,在行移位脈沖LP作用下,存入移位寄存器后逐行位移,在一幀的最后一行輸出高電平,代表下一幀的開始。M為液晶顯示交流驅動波形信號,即一幀改變一次波形的極性,防止液晶單方向扭曲變形。更為詳細的時序關系如圖1所示。

          詳細的時序關系


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();