<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA和硬件描述語(yǔ)言Verilog的液晶顯示控制器的設(shè)計(jì)

          基于FPGA和硬件描述語(yǔ)言Verilog的液晶顯示控制器的設(shè)計(jì)

          作者: 時(shí)間:2010-12-10 來(lái)源:網(wǎng)絡(luò) 收藏

            在ISE6.3環(huán)境下完成后,在MODELSIM6.1b環(huán)境下完成仿真測(cè)試,波形如圖3所示。

          控制器仿真波形

            仿真波形結(jié)果符合要求。完成仿真后,經(jīng)過(guò)綜合實(shí)現(xiàn),生成編程文件并且通過(guò)下載軟件實(shí)現(xiàn)對(duì)Xilinx公司器件XC3S200編程,并用泰克邏輯分析儀TLA721分析測(cè)試,所得結(jié)果如圖4所示。

          控制器測(cè)試結(jié)果

            圖4中各控制信號(hào)之間的時(shí)序關(guān)系完全符合要求。測(cè)得一個(gè)CP脈沖周期為500ns,在每行結(jié)束處有40個(gè)CP脈沖周期約20μs的空白信號(hào);LP周期為60μs,高電平持續(xù)時(shí)間為500 ns,即一個(gè)CP周期;FLM周期為14.28 ms,約為70 Hz,高電平持續(xù)時(shí)間為60μs,即1個(gè)LP周期。測(cè)試結(jié)果表明,本設(shè)計(jì)液晶完全符合LCM對(duì)控制信號(hào)的要求。

            結(jié)語(yǔ)

            利用設(shè)計(jì)LCM的方法,具有減小電路板尺寸、易于集成到片上系統(tǒng)、縮小系統(tǒng)體積、方便修改、適應(yīng)不同器等特點(diǎn),具有很好的可重用性;同時(shí)也是后續(xù)開(kāi)發(fā)其他種類(lèi)控制器的基礎(chǔ)。

            本控制器與MCU組成顯示系統(tǒng)后,MCU將顯示數(shù)據(jù)寫(xiě)入SRAM中,控制器將顯示數(shù)據(jù)讀出并與控制信號(hào)同步送入LCM中,很好地實(shí)現(xiàn)了圖形顯示。表明該液晶顯示控制器成功地替代了傳統(tǒng)的ASIC液晶控制器,具有良好的應(yīng)用前景。


          上一頁(yè) 1 2 3 下一頁(yè)

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();