<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于Hyperlynx的DDR2嵌入式系統(tǒng)設計與仿真

          基于Hyperlynx的DDR2嵌入式系統(tǒng)設計與仿真

          作者: 時間:2010-11-05 來源:網(wǎng)絡 收藏

            在運用CAD工具得出具有關鍵元件布局和關鍵網(wǎng)絡的走線的基本元素的PCB后,綜合考慮如電氣、電磁兼容性(EMC)等因素對信號完整性(SI)的影響以及這些因素之間的相互作用,從而進行Boardsim布線后的分析與驗證。下面選取一些重要的DQ、DQS、MA網(wǎng)絡進行分析。在進行完整PCB的布線后,可以通過Boardsim導入PCB文件。圖1為地址/控制線在Boardsim中的顯示圖,圖2為差分對DQS在Boardsim中的顯示圖。

          201092592520200.jpg

          201092795051398.jpg

            在相關網(wǎng)站上下載該處理器和該型號內(nèi)存的IBIS模型。根據(jù)JESD79-2C SDRAM SPECIFICATION的說明要求,可以知道地址/命令/控制信號以及DQS差分對或時鐘信號的DC和AC工作標準對-800要求如表1所示。根據(jù)上述指標可以得出眼圖的數(shù)據(jù),然后設置疊層編輯器來設置特性阻抗值,導入CPU以及存儲器的IBIS模型,根據(jù)實際設置網(wǎng)絡中上拉電阻以及濾波電容的實際值,可以讀出有效特性阻抗值Z0=54.3 Ω,以及每位周期的值。因為信號頻率為400 MHz,所以每位周期設置為1.25 ns。

            從圖3眼圖可以看出,信號在不同DIMM內(nèi)部和外部的信號質(zhì)量是不同的,在沒有端接電阻以及布線、阻抗調(diào)整的情況下,運行400 MHz的頻率信號十分差,眼圖的寬度、高度、上升斜率等關鍵指標都不符合JEDEC對-800的DC/AC規(guī)范。

          201092595656650.jpg

          linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)


          評論


          相關推薦

          技術(shù)專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();