<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的AVS視頻解碼芯片仿真和驗(yàn)證平臺設(shè)計

          基于FPGA的AVS視頻解碼芯片仿真和驗(yàn)證平臺設(shè)計

          作者: 時間:2013-05-13 來源:網(wǎng)絡(luò) 收藏

          1.1.2 軟件實(shí)現(xiàn)

          在完成系統(tǒng)的硬件設(shè)計后, 利用Altera提供的Nios II IDE軟件,實(shí)現(xiàn)應(yīng)用程序的軟件設(shè)計,主要是CPU控制主程序以及能夠獨(dú)立完成的軟件程序。將待驗(yàn)證的硬件模塊掛接到Avalon總線上,此時中既放入解碼系統(tǒng)的硬件模塊,也放入了解碼系統(tǒng)的軟件模塊,RISC CPU 完成PC機(jī)上CPU的功能,控制系統(tǒng)軟硬件模塊的運(yùn)行。待解碼的視頻碼流通過USB接口送給驗(yàn)證平臺上的系統(tǒng),RISC CPU協(xié)調(diào)放在中的解碼系統(tǒng)硬件模塊和軟件模塊以完成解碼。數(shù)據(jù)經(jīng)過解碼,轉(zhuǎn)換成可以播放的YUV格式的視頻數(shù)據(jù)。

          1.2 VGA顯示設(shè)計

          該部分將上述視頻解碼軟件轉(zhuǎn)換成的YUV數(shù)據(jù)經(jīng)過視頻控制器做一些后處理和視頻格式轉(zhuǎn)換的工作,然后將YUV視頻數(shù)據(jù)通過VGA控制接口,最后在VGA顯示器上將這些視頻信號顯示出來。下面分別介紹該部分的硬件開發(fā)設(shè)計和軟件程序?qū)崿F(xiàn)。

          1.2.1 VGA顯示硬件設(shè)計

          在該設(shè)計中,Nios II軟核處理器主要完成CFI-Flash和SDRAM存儲器的讀寫操作,并且控制VGA的顯示。在SoPC Builder中搭建VGA顯示部分的硬件系統(tǒng)。針對系統(tǒng)的要求,在外圍連接了SRAM、SDRAM和Flash等存儲器,它們可以滿足視頻處理過程中對于存儲器的不同要求。其中,SRAM作為CPU控制主程序運(yùn)行的內(nèi)存;Flash用于存儲播放的YUV視頻文件;SDRAM容量大、速度快,用于VGA顯示的緩存,確保視頻播放的流暢。并沒有直接將SDRAM掛接到Avalon總線上,而是自己編寫了SDRAM端口控制器,再將其掛接到Avalon總線上,通過端口控制器對SDRAM進(jìn)行讀寫操作。

          視頻文件從Flash寫到SDRAM后,再經(jīng)過VGA控制器顯示到顯示器上。VGA控制器采用Verilog語言編寫,使其具有更高執(zhí)行性能,如圖4所示。

          基于FPGA的AVS視頻解碼芯片仿真和驗(yàn)證平臺設(shè)計

          1.2.2 VGA顯示軟件設(shè)計

          在Nios II軟件開發(fā)過程中,使用Altera提供的IO操作函數(shù)對SDRAM進(jìn)行寫操作,并且利用Altera提供的API函數(shù)對Flash進(jìn)行讀操作。具體函數(shù)如下:

          Alt_flash_fd * fd

          fd = alt_flash_open_dev(/dev/cfi_flash);

          alt_read_flash(fd, CFI_FLASH_BASE+202752*j, buf, 202752);

          for(i=0; i101376;i++)

          { IOWR_16DIRECT (SDRAM_0_BASE, 0, buf[i]);

          2 驗(yàn)證實(shí)例

          基于提出的AVS視頻解碼芯片驗(yàn)證框架,實(shí)現(xiàn)了基于FPGA的AVS解碼芯片驗(yàn)證平臺,驗(yàn)證平臺分為視頻解碼系統(tǒng)和VGA顯示系統(tǒng)兩部分。視頻解碼系統(tǒng)可以嵌入待驗(yàn)證的硬件模塊或下載待驗(yàn)證的視頻解碼器。基于該解碼芯片驗(yàn)證平臺,完成了AVS解碼芯片以及其中幀內(nèi)預(yù)測、熵解碼和環(huán)路濾波等主要硬件模塊的驗(yàn)證。相對于Modelsim的軟件仿真,硬件驗(yàn)證平臺大大提高了驗(yàn)證速度,同時也為成功投片提供了可靠保障。圖5為驗(yàn)證平臺中視頻解碼系統(tǒng)的軟硬件解碼過程。

          在硬件系統(tǒng)設(shè)計過程中,F(xiàn)PGA驗(yàn)證已成為了系統(tǒng)設(shè)計的重要一環(huán)。本文提出了視頻解碼芯片的驗(yàn)證框架,并設(shè)計實(shí)現(xiàn)了基于FPGA的視頻解碼芯片驗(yàn)證平臺。該硬件驗(yàn)證平臺包括視頻解碼系統(tǒng)和VGA顯示系統(tǒng)兩部分,通過視頻解碼系統(tǒng)可以嵌入待驗(yàn)證的視頻解碼系統(tǒng)和硬件模塊,提高了驗(yàn)證速度和效率。該驗(yàn)證平臺具有操作靈活、驗(yàn)證效率高、可重用性強(qiáng)和易擴(kuò)展為驗(yàn)證其他視頻標(biāo)準(zhǔn)解碼芯片的驗(yàn)證平臺等優(yōu)點(diǎn)?;谠擈?yàn)證平臺已實(shí)現(xiàn)了多個硬件模塊和AVS視頻解碼芯片的驗(yàn)證。

          fpga相關(guān)文章:fpga是什么


          pic相關(guān)文章:pic是什么



          上一頁 1 2 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();