<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的雙備份多路數(shù)據(jù)采集存儲系統(tǒng)的設(shè)計與實

          基于FPGA的雙備份多路數(shù)據(jù)采集存儲系統(tǒng)的設(shè)計與實

          作者: 時間:2013-04-11 來源:網(wǎng)絡(luò) 收藏

          3系統(tǒng)軟件設(shè)計

          3.1采集控制邏輯的設(shè)計

          對于多通道異步時分采集這種形式的電路,由于在電子開關(guān)切換的過程中存在著串?dāng)_,信號受到該串?dāng)_后,濾波放大器的輸出在ADC采樣前未穩(wěn)定至其應(yīng)有的精度,就會對ADC的采樣有影響,從而影響采集精度。所以,為了解決串?dāng)_問題,只有在實踐的基礎(chǔ)上,靠經(jīng)驗去選擇合適的運放,或者是通過硬件與系統(tǒng)軟件優(yōu)化相結(jié)合的方法尋找解決途徑。

          在確保系統(tǒng)采樣率的前提下,本設(shè)計通過硬件與軟件相結(jié)合的方法來解決串?dāng)_問題。硬件上采集模塊選擇SR(壓擺率)較高的運放LF247作為濾波跟隨器,軟件上則以并行的工作方式確保采樣前采樣通道信號的穩(wěn)定,即在時序設(shè)計上,主程序中采用了兩個進程:(1)完成數(shù)據(jù)的轉(zhuǎn)換、幀計數(shù)和數(shù)據(jù)的傳輸; (2)根據(jù)幀計數(shù)frame_cnt控制通道地址信號a和p進行通道切換。這兩個進程并行執(zhí)行。

          采集控制邏輯流程圖如圖4所示。其中,a為通道選擇輸出,接ADG506的通道選擇控制端(A3~A0);P為ADG506選通信號,接ADG506的片選端(EN)。

          由于存儲器采用雙設(shè)計以及對兩片存儲器的寫入操作完全相同,故采集控制邏輯中分別有控制A、B片存儲器的控制信號wrclkA和wrclkB,數(shù)據(jù)通過MAdata、MBdata分別存入存儲器的A、B片中,如圖5所示。

          圖5[3]是的時序轉(zhuǎn)換圖。其中,Convst為啟動轉(zhuǎn)換信號;Addr為通道地址;byte信號用于控制數(shù)據(jù)并行輸出的模式,低電平為低8位數(shù)據(jù),高電平為高8位數(shù)據(jù);ADdata 連接到AD7667的數(shù)據(jù)輸出端;數(shù)據(jù)通過ADdata輸入到。

          圖5的數(shù)據(jù)轉(zhuǎn)換過程:A/D轉(zhuǎn)換器的數(shù)據(jù)采集是從Convst信號下降沿開始,Convst下降沿啟動對n-1通道的采樣轉(zhuǎn)換, 進入轉(zhuǎn)換進程后,通道地址信號a和p根據(jù)幀計數(shù)切換到采集通道n, 在等待足夠的轉(zhuǎn)換時間t4后,AD7667在byte高電平的控制下從AD[7:0]輸出n-1通道高8位的轉(zhuǎn)換數(shù)據(jù),高8位數(shù)據(jù)在寫時鐘Wrclk的控制下,以足夠的時間傳輸給緩存器,AD7667在byte低電平的控制下從AD[7:0]輸出n-1通道低8位的轉(zhuǎn)換數(shù)據(jù),低8位數(shù)據(jù)在寫時鐘Wrclk的控制下,以足夠的時間傳輸給緩存器,并在傳輸?shù)耐瑫r進入n通道的采集過程,此時n通道信號在經(jīng)過了時間t3后,已經(jīng)達到穩(wěn)定的電平。

          在采集的過程中測得的Convst信號波形與運放的輸出波形如圖6 (a)、(b)所示。

          圖6 (a)、(b)中,CH1通道為Convst信號,頻率約為250 MHz(采樣周期4 μs),CH2通道為運放輸出信號。 圖6(c)、(d)分別為用LM224和LF247作為運放時采集數(shù)據(jù)的回放波形。從圖6 (a)、(b)可以看出,在開關(guān)切換的過程中,運算放大器輸出的信號存在劇烈抖動。圖6(a)中測得的是用LM224作為濾波跟隨器(SR為0.3 V/?滋s)的輸出信號,此濾波放大器的輸出抖動直到ADC采樣前還未穩(wěn)定,導(dǎo)致采集到的數(shù)據(jù)波形出現(xiàn)嚴(yán)重失真,如圖6(c)所示;在圖6(b)中的豎線處,運放的輸出也存在一定的抖動,然而,由于濾波運放采用LF247(該運放的SR為16 V/?滋s),其輸出在ADC采樣前已經(jīng)穩(wěn)定到極高的精度,所以用該運放作為濾波跟隨器采集到的數(shù)據(jù)波形非常準(zhǔn)確,如圖6(d)所示。

          由此可以看出,與傳統(tǒng)的流水線順序相比較,由于硬件描述語言VHDL進程之間具有并發(fā)特性(進程(1)與進程(2)的并發(fā)性),這樣就必然節(jié)省了通道切換、采樣和保持的時間,同時結(jié)合硬件,選擇合適的運放,即可保證ADC轉(zhuǎn)換之前轉(zhuǎn)換通道信號的穩(wěn)定,這就解決了通道串?dāng)_問題。

          3.2 存儲邏輯設(shè)計

          存儲邏輯主要包括對Flash的擦除、讀寫及識別無效塊。控制流程圖如圖7所示。

          存儲器默認(rèn)為讀狀態(tài),上電復(fù)位時間設(shè)置為0.8 s,復(fù)位完成則判斷是否處于寫狀態(tài),若是,則記錄采編器傳輸?shù)臄?shù)據(jù),若否,則在讀請求信號有效時(低電平有效),送出Flash芯片內(nèi)所存數(shù)據(jù),送完256 MB自動停止。若中間讀請求信號無效,存儲器停止送數(shù),維持當(dāng)前狀態(tài),并等待請求信號再次有效。

          當(dāng)存儲器處于寫狀態(tài)時,A、B片同時完成數(shù)據(jù)的記錄;當(dāng)處于讀狀態(tài)時,在各自讀請求信號有效時,分時復(fù)用采編器數(shù)據(jù)總線,先后將兩套存儲器數(shù)據(jù)上傳。1#存儲器為默認(rèn)優(yōu)先上傳存儲器,通過設(shè)置采編器通道切換信號為有電流狀態(tài),可選擇2#存儲器上傳數(shù)據(jù)。

          備用讀數(shù)狀態(tài)下,分別讀取兩套存儲器。



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();