基于FPGA的高階FIR抽取濾波器有效實現(xiàn)結(jié)構(gòu)
3 仿真結(jié)果
為驗證該結(jié)構(gòu)的正確性,可分兩步完成:(1)采用Matlab程序進(jìn)行功能仿真。(2)將FPGA程序運(yùn)行結(jié)果與Matlab定點(diǎn)仿真程序結(jié)果進(jìn)行進(jìn)一步比較,以驗證FPGA程序的正確性。圖4給出了系統(tǒng)中采用的原型濾波器的幅頻響應(yīng)曲線。圖5給出了采用Matlab分別對圖1和圖3(b)所對應(yīng)的直接型結(jié)構(gòu)和改進(jìn)的多相結(jié)構(gòu)仿真結(jié)果(灰色表示圖1對應(yīng)的仿真結(jié)果,黑色表示圖3(b)對應(yīng)的仿真結(jié)果)。從圖5可以看出,兩者運(yùn)行結(jié)果相同,從而表明文中提出的FPGA結(jié)構(gòu)正確。圖6給出了FPGA程序Modelsim仿真結(jié)果。圖7為FPGA程序輸出數(shù)據(jù)與Matlab定點(diǎn)仿真程序輸出數(shù)據(jù)對比結(jié)果(灰色表示Matlab定點(diǎn)程序?qū)?yīng)的仿真結(jié)果,黑色表示Modelsim對應(yīng)的仿真結(jié)果)。從圖7可以看出設(shè)計的FPGA程序正確。本文引用地址:http://www.ex-cimer.com/article/189742.htm
4 結(jié)束語
針對高階FIR抽取濾波器,提出了一種更適合FPGA實現(xiàn)的優(yōu)化多相結(jié)構(gòu)。相對應(yīng)直接型和傳統(tǒng)的多相結(jié)構(gòu),設(shè)計的結(jié)構(gòu)充分結(jié)合FPGA自身特點(diǎn)和多相濾波結(jié)構(gòu)特性,采用分時復(fù)用技術(shù),大幅降低了FPGA中乘法器資源的使用,能夠采用一片F(xiàn)PGA實現(xiàn)高階濾波。目前,該FPGA模塊已經(jīng)應(yīng)用于一個實際的數(shù)字分路系統(tǒng)中,程序運(yùn)行正確。
評論