<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 應(yīng)用CPLD實(shí)現(xiàn)交通控制系統(tǒng)芯片設(shè)計(jì)

          應(yīng)用CPLD實(shí)現(xiàn)交通控制系統(tǒng)芯片設(shè)計(jì)

          作者: 時(shí)間:2012-10-25 來源:網(wǎng)絡(luò) 收藏

          3 功能編譯、設(shè)計(jì)仿真與硬件下載

          本系統(tǒng)采用Altera公司生產(chǎn)的FLEX10K系列的芯片,應(yīng)用該公司的MAX+PLUS

          II開發(fā)軟件完成設(shè)計(jì)后,需對各種源文件從低層到頂層逐個(gè)編譯,再進(jìn)行邏輯仿真。選擇器件后,打開檢查項(xiàng)目中所有設(shè)計(jì)文件,通過檢測發(fā)發(fā)現(xiàn)在編程器件中可能存在的可靠性不好的邏輯器件引腳分配。Altera公司推薦的編譯器可自動(dòng)為項(xiàng)目進(jìn)行引腳分配,也可人工調(diào)整引腳。在編譯器窗口選擇Start按鈕,將對所有設(shè)計(jì)的項(xiàng)目進(jìn)行處理,出現(xiàn)錯(cuò)誤將給出具體錯(cuò)誤提示。為了保證設(shè)計(jì)的正確性,在編譯通過后,還需進(jìn)行邏輯仿真。仿真通過后再應(yīng)用MAX+PLUS

          II的編程器對所選可編程邏輯器件下載編程,便完成了的ASIC和硬件固化。若在芯片外圍接入必要電源、脈沖信號、顯示器和指示燈,便構(gòu)成了一個(gè)完整。它具有工作穩(wěn)定、體積小、在線修改方便等特點(diǎn)。


          上一頁 1 2 3 4 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();