<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 降低FPGA功耗的設計技巧和ISE功能分析工具

          降低FPGA功耗的設計技巧和ISE功能分析工具

          作者: 時間:2012-10-24 來源:網絡 收藏

          新一代的速度變得越來越快,密度變得越來越高,邏輯資源也越來越多。那么如何才能確保不隨這些一起增加呢?很多設計抉擇可以影響系統(tǒng)的,這些抉擇包括從顯見的器件選擇到細小的基于使用頻率的狀態(tài)機值的選擇等。

          本文引用地址:http://www.ex-cimer.com/article/189810.htm

          為了更好地理解本文將要討論的設計技巧為什么能夠節(jié)省,我們先對功耗做一個簡單介紹。

          功耗包含兩個因素:動態(tài)功耗和靜態(tài)功耗。動態(tài)功耗是指對器件內的容性負載充放電所需的功耗。它很大程度上取決于頻率、電壓和負載。這三個變量中的每個變量均在您的某種控制之下。

          動態(tài)功耗=電容×電壓2×頻率

          靜態(tài)功耗是指由器件中所有晶體管的泄漏電流(源極到漏極以及柵極泄漏,常常集中為靜止電流)引起的功耗,以及任何其他恒定功耗需求之和。泄漏電流很大程度上取決于結溫和晶體管尺寸。

          恒定功耗需求包括因終接(如上拉電阻)而造成的電流泄漏。沒有多少措施可以采用來影響泄漏,但恒定功耗可以得到控制。

          盡早考慮功耗

          您在設計的早期階段做出的功耗決定影響最大。決定采用什么元件對功耗具有重大意義,而在時鐘上插入一個BUFGMUX則影響甚微。對功耗的考慮越早越好。

          恰當?shù)脑?/p>

          并不是所有元件都具有相同的靜止功耗。根據(jù)普遍規(guī)則,器件工藝技術尺寸越小,泄漏功耗越大。但并不是所有工藝技術都一樣。例如,對于90nm技術來說,Virtex-4器件與其他90nm 技術之間在靜止功耗方面存在顯著差異,然而,在靜止功耗隨工藝技術縮小而增加的同時,動態(tài)功耗卻隨之減小,這是由于較小的工藝有著更低的電壓和電容??紤]好哪種功耗對你的設計影響更大——待機(靜止)功耗還是動態(tài)功耗。

          除通用切片邏輯單元外,所有Xilinx器件都具有專門邏輯。其形式有塊RAM、18×18乘法器、DSP48塊、SRL16s,以及其他邏輯。這不僅在于專門邏輯具有更高的性能,還在于它們具有更低的密度,因而對于相同的操作可以消耗較少的功率。評估您的器件選項時,請考慮專門邏輯的類型和數(shù)量。

          選擇適當?shù)腎/O標準也可以節(jié)省功耗。這些都是簡單的決定,如選擇最低的驅動強度或較低的電壓標準。當系統(tǒng)速度要求使用高功率I/O標準時,計劃一個缺省狀態(tài)以降低功耗。有的I/O標準(如GTL/+)需要使用一個上拉電阻才能正常工作。因此如果該I/O的缺省狀態(tài)為高電平而不是低電平,就可以節(jié)省通過該終接電阻的直流功耗。對于GTL+,將50Ω終接電阻的適當缺省狀態(tài)設置為1.5V,可使每個I/O節(jié)省功耗30mA。

          數(shù)據(jù)使能

          當總線上的數(shù)據(jù)與寄存器相關時,經常使用片選或時鐘使能邏輯來控制寄存器的使能。進一步來說,盡早對該邏輯進行“數(shù)據(jù)使能”,以阻止數(shù)據(jù)總線與時鐘使能寄存器組合邏輯之間不必要的轉換,如圖所示。紅色波形表示原設計;綠色波形表示修改后的設計。

          另一種選擇是在電路板上而不是在芯片上進行這種“數(shù)據(jù)使能”。以盡可能減小處理器時鐘周期。此概念是使用CPLD從處理器卸載簡單任務,以便使其更長時間地處于待機模式。

          讓我們來看一個在狀態(tài)7和狀態(tài)8之間頻繁進行狀態(tài)轉換的狀態(tài)機。如果您為該狀態(tài)機選擇二進制編碼,將意味著對于每次狀態(tài)7和狀態(tài)8之間的狀態(tài)轉換,將有四位需要改變狀態(tài),如表所示。如果狀態(tài)機采用格雷碼而不是二進制碼來設計,則這兩個狀態(tài)之間的轉移所需的邏輯轉換的數(shù)量將降至僅一位。另外,如果將狀態(tài)7和8分別編碼為0010和0011,也可以達到同樣的效果。

          時鐘管理

          在一個設計的所有吸收功耗的信號當中,時鐘是罪魁禍首。雖然一個時鐘可能運行在100MHz,但從該時鐘派生出的信號卻通常運行在主時鐘頻率的較小分量(通常為12%~15%)。此外,時鐘的扇出一般也比較高——這兩個因素顯示,為了降低功耗,應當認真研究時鐘。

          如果設計的某個部分可以處于非活動狀態(tài),則可以考慮使用一個BUFG-MUX來禁止時鐘樹翻轉,而不是使用時鐘使能。時鐘使能將阻止寄存器進行不必要的翻轉,但時鐘樹仍然會翻轉,消耗功率。不過采用時鐘使能總比什么措施也沒有強。

          隔離時鐘以使用最少數(shù)量的信號區(qū)。不使用的時鐘樹信號區(qū)不會翻轉,從而降低該時鐘網絡的負載。仔細布局可以在不影響實際設計的情況下達到此目標。

          顯然也可以使用同一概念。雖然FPGA不一定擁有待機模式,但使用一個CPLD中途欄截總線數(shù)據(jù)并有選擇地將數(shù)據(jù)饋送到FPGA也可以省去不必要的輸入轉換。

          CoolRunner-II CPLD包含一種稱為“數(shù)據(jù)門控”的功能,可以禁止引腳上的邏輯轉換到達CPLD的內部邏輯。該數(shù)據(jù)門控使能可通過片上邏輯或引腳來控制。


          上一頁 1 2 下一頁

          關鍵詞: FPGA ISE 功耗 分析

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();