<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 從StratixIII及CycloneIV開發(fā)板談FPGA配置(2)

          從StratixIII及CycloneIV開發(fā)板談FPGA配置(2)

          作者: 時間:2012-07-30 來源:網(wǎng)絡(luò) 收藏

          創(chuàng)建好了之后,在頂層原理圖中如下圖設(shè)計:

          02.jpg

          如此便完成了 Flash Loader的設(shè)計,我們將這個工程的sof文件燒寫到中:

          03.jpg

          隨后回到我們原有工程的Programmer,選擇Auto Detect,便可檢測到我們的Flash了。

          05.jpg

          如上圖,下方的結(jié)構(gòu)圖就和上文中jic模式時很類似了,充當(dāng)了Flash Loader,對CFI Flash進行寫入操作。在配置文件選擇中,將之前生成的pof文件加入到Flash中,Start后便可完成對Flash的配置了。之后再上電,F(xiàn)lash便會對FPGA進行配置。

          在這個過程中可以明顯感覺到,這種并行模式的速度要比之前的串行模式快很多,只不過配置過程稍顯復(fù)雜了。


          上一頁 1 2 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();