非易失性存儲(chǔ)器簡(jiǎn)介
本文引用地址:http://www.ex-cimer.com/article/190134.htm
2.測(cè)試階段配置靈活性的優(yōu)點(diǎn)
因?yàn)榕渲眉拇嫫鞯撵`活性,用戶還可以選擇另一個(gè)功能。存儲(chǔ)器可以分成兩個(gè)主要設(shè)置。第一個(gè)設(shè)置主要用于應(yīng)用測(cè)試階段。在這個(gè)階段,所有的指令都必須可用,以全面檢測(cè)電路板以及存儲(chǔ)器的功能。此外,可以臨時(shí)讓存儲(chǔ)器工作環(huán)境受應(yīng)力作用,例如,減少時(shí)鐘周期次數(shù)且/或提高輸出緩沖的強(qiáng)度,以改進(jìn)線路負(fù)載情況的匹配性。
可以通過易失性配置寄存器查找最佳的存儲(chǔ)器設(shè)置。當(dāng)發(fā)現(xiàn)最佳的條件時(shí),設(shè)置信息可能會(huì)保存到非易失性配置寄存器內(nèi)。在下一次系統(tǒng)上電后,創(chuàng)新的SPI存儲(chǔ)器將進(jìn)入所需的工作模式,這實(shí)際上就第二個(gè)(最終)設(shè)置,在此模式下,存儲(chǔ)器的工作方式完全不同于測(cè)試階段。
如前文所述,在最終應(yīng)用中,存儲(chǔ)器不再是一個(gè)傳統(tǒng)的SPI存儲(chǔ)器。如果微控制器將閃存指定為僅高吞吐量的讀取數(shù)據(jù),則可以有效地去除標(biāo)準(zhǔn)SPI存儲(chǔ)器的指令解碼階段。此外,在非易失性配置寄存器內(nèi)寫入一個(gè)適合的位,還可以縮短上電時(shí)間。
3.單線、雙線或四線指令協(xié)議
配置寄存器的最大亮點(diǎn)是,除工業(yè)標(biāo)準(zhǔn)的單線命令協(xié)議外,還可以通過兩個(gè)或四個(gè)引腳發(fā)送8位指令代碼來控制SPI閃存。在SPI閃存的全程工作階段(命令、地址和數(shù)據(jù)),微控制器能夠與位信息交換并行化的存儲(chǔ)器互動(dòng),這個(gè)時(shí)候,微控制器就需要這個(gè)雙線或四線命令傳送功能。圖3給出了用四個(gè)引腳發(fā)出一些指令的示例。
表2列出了當(dāng)芯片組不需要發(fā)送指令代碼時(shí)每個(gè)協(xié)議縮短的隨機(jī)訪問時(shí)間。
配置寄存器的靈活性
由于內(nèi)置配置寄存器,存儲(chǔ)器可以設(shè)置成5個(gè)不同的XIP模式,能夠適合特定的應(yīng)用需求和性能,通過節(jié)省指令時(shí)鐘周期開銷來縮短存儲(chǔ)器隨機(jī)訪問時(shí)間。這個(gè)改進(jìn)的性能可用于XIP應(yīng)用,直接在SPI閃存內(nèi)執(zhí)行代碼,無需把代碼下載到RAM存儲(chǔ)器。
為提供最佳的應(yīng)用靈活性,N25Q閃存可通過兩種方法進(jìn)入XIP模式。第一種是非易失性配置方法,我們推薦在直接啟動(dòng)系統(tǒng)進(jìn)入所需的XIP模式的最終應(yīng)用中使用這種方法;第二種是易失性配置方法,我們建議在啟動(dòng)系統(tǒng)進(jìn)入存儲(chǔ)器標(biāo)準(zhǔn)模式的應(yīng)用中使用這種方法。
由于配置寄存器提供的可選配置功能,這款產(chǎn)品是市場(chǎng)上首個(gè)提供這兩種配置方法的四位I/O解決方案。除嵌入式系統(tǒng)的傳統(tǒng)的3V Vcc 電壓范圍外,很多供應(yīng)商開始提供無線應(yīng)用需要的1.8V SPI閃存(還需要特別關(guān)注能效)。
為什么SPI閃存內(nèi)置配置寄存器?
SPI閃存解決方案的主要優(yōu)點(diǎn)是引腳數(shù)量少,可以簡(jiǎn)化電路板布局,降低系統(tǒng)總體成本,實(shí)現(xiàn)非??臻g緊湊的解決方案。此外,不同的存儲(chǔ)容量共用同一協(xié)議和引腳配置,使存儲(chǔ)器容量可以自由擴(kuò)減,并支持在一條總線上連接不同的器件。
與并行閃存相比,傳統(tǒng)的SPI閃存解決方案的典型缺點(diǎn)是隨機(jī)訪問時(shí)間過長,因?yàn)镾PI是一個(gè)固定、緩慢的同步協(xié)議,所以應(yīng)用靈活性不高。配置寄存器架構(gòu)的目的是克服傳統(tǒng)SPI閃存的兩大缺陷,同時(shí)保留原有優(yōu)點(diǎn)。
評(píng)論