<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > PROTEL技術(shù)大全之第一篇

          PROTEL技術(shù)大全之第一篇

          作者: 時(shí)間:2012-06-20 來(lái)源:網(wǎng)絡(luò) 收藏

          1.原理圖常見(jiàn)錯(cuò)誤:

          本文引用地址:http://www.ex-cimer.com/article/190234.htm

          (1)ERC報(bào)告管腳沒(méi)有接入信號(hào):

          a. 創(chuàng)建封裝時(shí)給管腳定義了I/O屬性;

          b.創(chuàng)建元件或放置元件時(shí)修改了不一致的grid屬性,管腳與線沒(méi)有連上;

          c. 創(chuàng)建元件時(shí)pin方向反向,必須非pin name端連線。

          (2)元件跑到圖紙界外:沒(méi)有在元件庫(kù)圖表紙中心創(chuàng)建元件。

          (3)創(chuàng)建的工程文件網(wǎng)絡(luò)表只能部分調(diào)入pcb:生成netlist時(shí)沒(méi)有選擇為global。

          (4)當(dāng)使用自己創(chuàng)建的多部分組成的元件時(shí),千萬(wàn)不要使用annotate.

          2.PCB中常見(jiàn)錯(cuò)誤:

          (1)網(wǎng)絡(luò)載入時(shí)報(bào)告NODE沒(méi)有找到:

          a. 原理圖中的元件使用了pcb庫(kù)中沒(méi)有的封裝;

          b. 原理圖中的元件使用了pcb庫(kù)中名稱(chēng)不一致的封裝;

          c. 原理圖中的元件使用了pcb庫(kù)中pin number不一致的封裝。如三極管:sch中pin number 為e,b,c, 而pcb中為1,2,3。

          (2)打印時(shí)總是不能打印到一頁(yè)紙上:

          a. 創(chuàng)建pcb庫(kù)時(shí)沒(méi)有在原點(diǎn);

          b. 多次移動(dòng)和旋轉(zhuǎn)了元件,pcb板界外有隱藏的字符。選擇顯示所有隱藏的字符, 縮小pcb, 然后移動(dòng)字符到邊界內(nèi)。

          (3)DRC報(bào)告網(wǎng)絡(luò)被分成幾個(gè)部分:

          表示這個(gè)網(wǎng)絡(luò)沒(méi)有連通,看報(bào)告文件,使用選擇CONNECTED COPPER查找。

          另外提醒朋友盡量使用WIN2000, 減少藍(lán)屏的機(jī)會(huì);多幾次導(dǎo)出文件,做成新的DDB文件,減少文件尺寸和僵死的機(jī)會(huì)。如果作較復(fù)雜得設(shè)計(jì),盡量不要使用自動(dòng)布線。

          在PCB設(shè)計(jì)中,布線是完成產(chǎn)品設(shè)計(jì)的重要步驟,可以說(shuō)前面的準(zhǔn)備工作都是為它而做的, 在整個(gè)PCB中,以布線的設(shè)計(jì)過(guò)程限定最高,技巧最細(xì)、工作量最大。PCB布線有單面布線、 雙面布線及多層布線。布線的方式也有兩種:自動(dòng)布線及交互式布線,在自動(dòng)布線之前, 可以用交互式預(yù)先對(duì)要求比較嚴(yán)格的線進(jìn)行布線,輸入端與輸出端的邊線應(yīng)避免相鄰平行, 以免產(chǎn)生反射干擾。必要時(shí)應(yīng)加地線隔離,兩相鄰層的布線要互相垂直,平行容易產(chǎn)生寄生耦合。

          自動(dòng)布線的布通率,依賴(lài)于良好的布局,布線規(guī)則可以預(yù)先設(shè)定, 包括走線的彎曲次數(shù)、導(dǎo)通孔的數(shù)目、步進(jìn)的數(shù)目等。一般先進(jìn)行探索式布經(jīng)線,快速地把短線連通, 然后進(jìn)行迷宮式布線,先把要布的連線進(jìn)行全局的布線路徑優(yōu)化,它可以根據(jù)需要斷開(kāi)已布的線。 并試著重新再布線,以改進(jìn)總體效果。

          對(duì)目前高密度的PCB設(shè)計(jì)已感覺(jué)到貫通孔不太適應(yīng)了, 它浪費(fèi)了許多寶貴的布線通道,為解決這一矛盾,出現(xiàn)了盲孔和埋孔技術(shù),它不僅完成了導(dǎo)通孔的作用, 還省出許多布線通道使布線過(guò)程完成得更加方便,更加流暢,更為完善,PCB 板的設(shè)計(jì)過(guò)程是一個(gè)復(fù)雜而又簡(jiǎn)單的過(guò)程,要想很好地掌握它,還需廣大電子工程設(shè)計(jì)人員去自已體會(huì), 才能得到其中的真諦。

          1 電源、地線的處理

          既使在整個(gè)PCB板中的布線完成得都很好,但由于電源、 地線的考慮不周到而引起的干擾,會(huì)使產(chǎn)品的性能下降,有時(shí)甚至影響到產(chǎn)品的成功率。所以對(duì)電、 地線的布線要認(rèn)真對(duì)待,把電、地線所產(chǎn)生的噪音干擾降到最低限度,以保證產(chǎn)品的質(zhì)量。

          對(duì)每個(gè)從事電子產(chǎn)品設(shè)計(jì)的工程人員來(lái)說(shuō)都明白地線與電源線之間噪音所產(chǎn)生的原因, 現(xiàn)只對(duì)降低式抑制噪音作以表述:

          眾所周知的是在電源、地線之間加上去耦電容。

          盡量加寬電源、地線寬度,最好是地線比電源線寬,它們的關(guān)系是:地線>電源線>信號(hào)線,通常信號(hào)線寬為:0.2~0.3mm,最經(jīng)細(xì)寬度可達(dá)0.05~0.07mm,電源線為1.2~2.5 mm

          對(duì)數(shù)字電路的PCB可用寬的地導(dǎo)線組成一個(gè)回路, 即構(gòu)成一個(gè)地網(wǎng)來(lái)使用(模擬電路的地不能這樣使用)

          用大面積銅層作地線用,在印制板上把沒(méi)被用上的地方都與地相連接作為地線用?;蚴亲龀啥鄬影?,電源,地線各占用一層。

          2、數(shù)字電路與模擬電路的共地處理

          現(xiàn)在有許多PCB不再是單一功能電路(數(shù)字或模擬電路),而是由數(shù)字電路和模擬電路混合構(gòu)成的。因此在布線時(shí)就需要考慮它們之間互相干擾問(wèn)題,特別是地線上的噪音干擾。

          數(shù)字電路的頻率高,模擬電路的敏感度強(qiáng),對(duì)信號(hào)線來(lái)說(shuō),高頻的信號(hào)線盡可能遠(yuǎn)離敏感的模擬電路器件,對(duì)地線來(lái)說(shuō),整人PCB對(duì)外界只有一個(gè)結(jié)點(diǎn),所以必須在PCB內(nèi)部進(jìn)行處理數(shù)、模共地的問(wèn)題,而在板內(nèi)部數(shù)字地和模擬地實(shí)際上是分開(kāi)的它們之間互不相連,只是在PCB與外界連接的接口處(如插頭等)。數(shù)字地與模擬地有一點(diǎn)短接,請(qǐng)注意,只有一個(gè)連接點(diǎn)。也有在PCB上不共地的,這由系統(tǒng)設(shè)計(jì)來(lái)決定。

          p2p機(jī)相關(guān)文章:p2p原理



          上一頁(yè) 1 2 下一頁(yè)

          關(guān)鍵詞: PROTEL 技術(shù)大全

          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();