<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的串行外圍接口SPI設(shè)計(jì)與實(shí)現(xiàn)

          基于FPGA的串行外圍接口SPI設(shè)計(jì)與實(shí)現(xiàn)

          作者: 時(shí)間:2012-05-07 來源:網(wǎng)絡(luò) 收藏

          通過實(shí)驗(yàn),在Xilinx ISE 9.1i 中完成了對該模塊的綜合與實(shí)現(xiàn),并下載到Digilent 公司的 開發(fā)板Spartan-3E Starter 上進(jìn)行驗(yàn)證,實(shí)驗(yàn)結(jié)果正確。綜合工具使用ISE 自帶的XST,下載工具使用ISE 自帶的iMPACT.

          4 結(jié)語

          本文用Verilog 硬件描述語言設(shè)計(jì)了一個(gè)符合 總線規(guī)范的 主機(jī)模塊,使用仿真工具M(jìn)odelSim 對其進(jìn)行仿真并給出了仿真波形。在Xilinx ISE 中對該模塊進(jìn)行綜合與實(shí)現(xiàn),并在 上完成了下載與驗(yàn)證。該 主機(jī)模塊的功能正確,工作穩(wěn)定,可擴(kuò)展性強(qiáng)。由于SPI 總線應(yīng)用范圍很廣,利用 可重復(fù)配置的優(yōu)點(diǎn),該模塊可以很方便地應(yīng)用于各種場合。本文作者創(chuàng)新點(diǎn):根據(jù)SPI 總線規(guī)范,用Verilog HDL 設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)帶有移位寄存器的SPI 總線模塊,具有簡潔高效、便于修改、可擴(kuò)展性強(qiáng)等特點(diǎn)。


          上一頁 1 2 3 4 下一頁

          關(guān)鍵詞: FPGA SPI 串行外圍 接口

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();