基于Xilinx-Spartan6 FPGA的MultiBoot設(shè)計的實現(xiàn)
寄存器功能介紹:
1)命令寄存器CMD。命令寄存器CMD存儲配置控制命令,以產(chǎn)生全局信號執(zhí)行其配置功能。在MultiBoot操作中,常用的CMD命令如表5所示。本文引用地址:http://www.ex-cimer.com/article/190467.htm
2)General寄存器。觸發(fā)IPROG命令后,General1、General2中存放用于對FPGA進(jìn)行重配置的下一個bit流文件的地址,其中General1存放地址的低16位,General2的高8位存放SPI操作碼,低8位存放地址的高8位。General3、General4存放FMlback時的配置文件地址,其中Gener al3存放低16位地址,General4的高8位存放SPI操作碼,低8位存放地址的高8位。General5中存放MultiBoot或Fallback時的用戶自定義數(shù)據(jù)。
3)模式寄存器MODE_REG。MODE_REG模式寄存器主要用于重配置時的一些模式設(shè)置,如SPI總線的位寬。模式寄存器中各位的功能如表6所示。MultiBoot和Fallback操作需對[13:8]進(jìn)行相應(yīng)設(shè)置。
4)控制寄存器CTL、配置選項寄存器COR2。因CRC校驗錯誤也可能觸發(fā)Fallback操作,因此為安全起見,如果可能發(fā)生CRC校驗錯誤,需將CTL寄存器的CRC_EXTSTAT位清零,使能CRC校驗,并將COR2寄存器的RESET_ON_ERROR置1,使能CRC錯誤時的Fallback操作。但如果能確定不發(fā)生CRC錯誤,可不設(shè)置這兩位。
3 MultiBoot原理
如上所述,Spartan-6 FPGA內(nèi)置有專用的MultiBoot邏輯控制模塊,來實現(xiàn)MultiBoot(IPROG)和Fallback操作。當(dāng)觸發(fā)Fallback或IPROG時,片內(nèi)會產(chǎn)生一個復(fù)位脈沖,使片內(nèi)配置邏輯復(fù)位,但不會使專用的MultiBoot邏輯和BOOTSTS、MODE、G1-G5復(fù)位。
實現(xiàn)MultiBoot特性時,存儲器中的配置文件組織模式如圖1所示。
如圖1所示,第一部分是Header,這個小的bit文件中包含同步字、下一個配置文件的地址以及IPROG命令。此段必須位于Flash存儲器中的0地址處。該部分可由命令文件生成。第二部分是MultiBootBitstream,由用戶的多個bit流配置文件組成,其地址可在生成mcs文件時指定到符合Flash操作要求的任何地方。進(jìn)行MultiBoot操作時只需通過ICAP向MuhiBoot邏輯控制模塊發(fā)送IPROG命令,之后控制模塊就會根據(jù)Gene ral1、General2指定的地址,加載下一個需要的配置文件。第三部分是Fallback或Golden配置文件,地址可由General3、General4指定。
Header、MultiBoot配置文件、Fallback配置文件在加載過程中,如果出錯,FPGA會根據(jù)相應(yīng)寄存器的值,從配置文件的起始地址重新加載3次,加載次數(shù)的計數(shù)保存在BOOTSTS寄存器的[15:12]位,名稱為strike。
Header在加載過程中分配有3個strike計數(shù)值:6、7、8。當(dāng)檢測到CRC錯誤,且RESET_ON_ERROR為1、strike9,則strike計數(shù)器加1,并重新開始配置過程。若看門狗計時器超時也會觸發(fā)相同操作,但此時會忽略RESE_ON_ERROR的狀態(tài)。若strike等于9,則停止配置,且將INIT和DONE引腳拉低。
MultiBoot配置文件在加載過程也分配有3個strike計數(shù)值:0、1、2。當(dāng)在加載過程檢測到錯誤時,如果strike3且RESET_ON_ERROR為1,則strike計數(shù)器加1,且從General1、General2指定的地址處重新加載配置文件。若strike計數(shù)器等于3,則觸發(fā)Fallback操作。
Fallback或Golden配置文件在加載過程也分配有3個計數(shù)值:3、4、5。當(dāng)在加載工程中檢測到錯誤時,若strike計數(shù)器值6,則strike計數(shù)器加1,并從General3和General4指定的配置文件地址處重新加載配置文件。若strike計數(shù)器為6,則從0地址處加載Header配置文件。此時,F(xiàn)PGA會執(zhí)行循環(huán)加載過程:Header→MultiBoot→Fallback(或Golden)→Header,每次循環(huán)都會使strike計數(shù)器加1,最多3次。若其間某
個配置文件加載成功,則停止循環(huán),否則直到strike計數(shù)為9,停止加載過程。Strike計數(shù)器只能通過復(fù)位或重啟系統(tǒng)清零。
Fallback是一種出于安全性考慮的操作。一旦該操作被觸發(fā)且加載Golden成功,若再想退出Golden加載其他用戶配置文件,只能復(fù)位FP GA或重啟系統(tǒng)。
fpga相關(guān)文章:fpga是什么
評論