<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的UART、USB接口協(xié)議設(shè)計(jì)

          基于FPGA的UART、USB接口協(xié)議設(shè)計(jì)

          作者: 時(shí)間:2012-03-13 來(lái)源:網(wǎng)絡(luò) 收藏


          同樣,發(fā)送部分狀態(tài)機(jī)如下如下所示:

          4、代碼測(cè)試圖:

          13.jpg

          三、通信設(shè)計(jì)

          1、通信協(xié)議

          USB : Universal Serial BUS(通用串行總線)的縮寫,而其中文簡(jiǎn)稱為“通串線,是一個(gè)外部總線標(biāo)準(zhǔn),用于規(guī)范電腦與外部設(shè)備的連接和通訊。是應(yīng)用在PC領(lǐng)域的技術(shù)。USB支持設(shè)備的即插即用和熱插拔功能。USB是在1994年底由英特爾、康柏、IBM、Microsoft等多家公司聯(lián)合提出的。

          USB發(fā)展經(jīng)過(guò)了以下幾個(gè)階段:

          (1)USB1.0:1.5Mbps(192KB/s) 低速(Low-Speed) 500mA……1996年1月

          (2)USB1.1:12Mbps(1.5MB/s) 全速(Full-Speed) 500mA……1998年9月

          (3)USB2.0:480Mbps(60MB/s) 高速(High-Speed) 500mA……2000年4月

          (4)USB3.0:5Gbps(640MB/s) 超速(Super-Speed) 900mA……200年11月

          相對(duì)于的設(shè)計(jì),USB就要復(fù)雜得多了。USB屬于全雙工器件,速度之快,指令之多,目前直接用Verilog設(shè)計(jì)的硬核在理論上能夠?qū)崿F(xiàn),實(shí)際上還不常見(jiàn)。一般USB通信接口的驅(qū)動(dòng),用Nios II軟核來(lái)實(shí)現(xiàn)。

          c++相關(guān)文章:c++教程



          上一頁(yè) 1 2 3 4 5 下一頁(yè)

          關(guān)鍵詞: FPGA UART USB 接口

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();