全加器功能及應(yīng)用的仿真設(shè)計(jì)分析
利用全加器74LS283芯片仿真兩個(gè)四位二進(jìn)制數(shù)的加法運(yùn)算電路圖,如圖4(a)所示。為確保兩個(gè)加數(shù)頻率變化不一致形成便于測(cè)試的輸入輸出結(jié)果,在與字信號(hào)發(fā)生器連接時(shí)把同一位的兩個(gè)加數(shù)接在不同的端子上,并設(shè)置好相應(yīng)的參數(shù),就能得到如圖4(b)所示的仿真波形圖。圖中從上至下波形是加數(shù)A4、A3、A2、A1,本位和S4、S3、S2、S1,最高位進(jìn)位C4,另一個(gè)加數(shù)B4、B3、B2、B1。從仿真波形結(jié)果分析符合全加運(yùn)算的規(guī)律和特點(diǎn),滿足全加運(yùn)算的結(jié)果。本文引用地址:http://www.ex-cimer.com/article/191007.htm 負(fù)離子發(fā)生器相關(guān)文章:負(fù)離子發(fā)生器原理
評(píng)論