<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA多通道同步數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

          基于FPGA多通道同步數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

          作者: 時(shí)間:2011-08-24 來源:網(wǎng)絡(luò) 收藏

            ADS7864有三種讀出模式,設(shè)計(jì)中通過CPU設(shè)置中的寄存器來確定采取何種模式,這樣CPU可以根據(jù)實(shí)際需要單獨(dú)地對(duì)某一路信號(hào)進(jìn)行采樣。在此設(shè)置為循環(huán)模式,在第一個(gè)讀信號(hào)RD到來時(shí)讀取通道A0的數(shù)據(jù),第二個(gè)讀信號(hào)RD到來時(shí)讀取通道A1的數(shù)據(jù),隨后是B0、Bl、C0和C1, A/D轉(zhuǎn)換時(shí)序圖如圖3所示,每個(gè)讀操作將使ADS7864輸出16位信息,其中D15用于表明讀出數(shù)據(jù)是否有效(“1”有效),D14、D13、D12 用于表示所讀出數(shù)據(jù)的通道,D0~D11為該通道采樣結(jié)果數(shù)據(jù)。

          2.jpg

            根據(jù)系統(tǒng)要求,采用3片6通道的ADS7864構(gòu)成A/D轉(zhuǎn)換電路,和A/D的硬件接口如圖4所示。通過進(jìn)行同步控制,實(shí)現(xiàn)對(duì)18路輸入信號(hào)的同步快速采樣。本系統(tǒng)將被測的三相電壓分別接至A0、B0、C0;三相電流分別接至A1、B1、C1;通過對(duì)HOLDA、HOLDB、HOLDC三個(gè)信號(hào)同時(shí)置低電平,實(shí)現(xiàn)三相電壓、電流的同步采樣,采樣轉(zhuǎn)換后的值被保存在6個(gè)寄存器中。

          3.jpg



          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();