<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > FSK/PSK調(diào)制的FPGA實(shí)現(xiàn)

          FSK/PSK調(diào)制的FPGA實(shí)現(xiàn)

          作者: 時(shí)間:2011-05-24 來源:網(wǎng)絡(luò) 收藏

          2.3.1 時(shí)鐘選擇模塊
          載波頻率選擇模塊的兩個(gè)輸入端分別接時(shí)鐘信號(hào)f1和f2,其輸出信號(hào)fDDS作為DDS信號(hào)發(fā)生模塊基準(zhǔn)時(shí)鐘信號(hào)。該模塊的輸出真值表,如表1所示。

          本文引用地址:http://www.ex-cimer.com/article/191198.htm

          j.jpg


          2.3.2 跳變檢測模塊
          跳變檢測模塊用于檢測基帶碼元的變化情況。當(dāng)基帶碼元上升或下降沿到來時(shí),其對(duì)應(yīng)的輸出端產(chǎn)生與時(shí)鐘周期等寬的高脈沖信號(hào)jump_high或jump_low。該信號(hào)提供給下一級(jí)DDS的相位累加器,來控制累加器的相位偏移。跳變檢測原理圖如圖5所示。

          k.jpg


          2.3.3 DDS信號(hào)發(fā)生模塊
          DDS是一種應(yīng)用數(shù)字技術(shù)產(chǎn)生信號(hào)波形的方法。由于模塊中只需產(chǎn)生兩種頻率和相位的波形,因此對(duì)DDS的設(shè)計(jì)中省略了頻率控制字和相位控制字等部分。頻率改變通過時(shí)鐘選擇模塊選擇不同的基準(zhǔn)時(shí)鐘來實(shí)現(xiàn)。簡化后的DDS主要由相位累加器和波形ROM組成,如圖6所示。

          l.jpg


          相位累加器在頻率為fc的時(shí)鐘信號(hào)clk控制下,以步長K作累加,輸出的N位二進(jìn)制作為波形存儲(chǔ)器ROM的地址,以該地址對(duì)ROM進(jìn)行尋址。則DDS輸出波形的頻率f0的表達(dá)式,如式(3)所示
          m.jpg

          絕對(duì)值編碼器相關(guān)文章:絕對(duì)值編碼器原理


          關(guān)鍵詞: FPGA FSK PSK 調(diào)制

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();