<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于SOPC基本信號(hào)產(chǎn)生器的設(shè)計(jì)與實(shí)現(xiàn)

          基于SOPC基本信號(hào)產(chǎn)生器的設(shè)計(jì)與實(shí)現(xiàn)

          作者: 時(shí)間:2011-04-11 來源:網(wǎng)絡(luò) 收藏

          摘要:介紹一種基于的基本的設(shè)計(jì)技術(shù),以Altera公司EP1C6Q240C8為硬件核心,把軟核CPU嵌入到FPGA之中構(gòu)成片上系統(tǒng)(),并結(jié)合存儲(chǔ)電路、高速DAC電路、LCD電路、鍵盤電路、JTAG配置電路以及電源電路等進(jìn)行了硬件電路的設(shè)計(jì),以此實(shí)現(xiàn)基本。闡述了各主要模塊設(shè)計(jì)方案,并給出軟硬件測(cè)試圖。通過示波器觀察,滿足了系統(tǒng)設(shè)計(jì)要求,達(dá)到預(yù)期目標(biāo)。
          關(guān)鍵詞:FPGA;;Nios II;DDS;基本

          SOPC是以PLD取代ASIC,更加靈活、高效的SOC解決方案。SOPC的設(shè)計(jì)是通過以IP核為基礎(chǔ)、以硬件描述語言為主的設(shè)計(jì)手段,并借助于以計(jì)算機(jī)為平臺(tái)的EDA工具進(jìn)行的。它代表一種新型的系統(tǒng)設(shè)計(jì)技術(shù),也是一種軟硬件協(xié)同設(shè)計(jì)技術(shù)??梢苑奖愕貙⒂布到y(tǒng)與常規(guī)軟件集成在單一可編程芯片中。它可編程的靈活性和IP設(shè)計(jì)的重用性保證了產(chǎn)品的差異性,并縮短面市時(shí)間,也無需庫存和一次性投片費(fèi)用,降低了投資風(fēng)險(xiǎn)。所以相對(duì)于ASIC具有獨(dú)特的優(yōu)勢(shì),與ASIC一起形成共存互補(bǔ)的局面。

          1 系統(tǒng)設(shè)計(jì)方案
          本系統(tǒng)采用以EP1C6Q240C8為核心的設(shè)計(jì)方案,如圖1所示。

          本文引用地址:http://www.ex-cimer.com/article/191245.htm

          a.JPG


          方案利用了FPGA優(yōu)秀的集成特性,把Nios IICPU模塊、DDS模塊、4×4鍵盤掃描模塊等集成在FPGA上實(shí)現(xiàn),外部只接少量的電源模塊、DAC模塊以及其他輸入輸出設(shè)備。把傳統(tǒng)的完全基于硬件的大部分工作轉(zhuǎn)換成在PC機(jī)上通過軟件設(shè)計(jì)編程來實(shí)現(xiàn),減小了系統(tǒng)設(shè)計(jì)的復(fù)雜性。
          工作原理如圖1所示。外接4×4鍵盤根據(jù)1602液晶顯示,通過FPGA的鍵盤掃描模塊向NiosⅡCPU發(fā)送鍵盤掃描碼,NiosII CPU根據(jù)接收到的掃描碼產(chǎn)生相應(yīng)的信號(hào)數(shù)據(jù)以及控制信號(hào),并通過PIO傳送給FPGA中的DDS模塊,之后DAC器件將DDS產(chǎn)生的8位信號(hào)數(shù)據(jù)進(jìn)行數(shù)模轉(zhuǎn)換,從而產(chǎn)生任意頻率的方波、三角波、正弦波。

          b.JPG



          2 系統(tǒng)實(shí)現(xiàn)
          本系統(tǒng)實(shí)現(xiàn)主要分3個(gè)層次:電路板級(jí)設(shè)計(jì)、FPGA硬件設(shè)計(jì)以及Nios II軟件程序設(shè)計(jì)。
          2.1 電路板級(jí)
          在電路板級(jí)設(shè)計(jì)中,采用Altera公司的EP1C6Q240C8作為設(shè)計(jì)核心,如圖3所示。由于FPGA配置數(shù)據(jù)掉電后會(huì)丟失,所以需要另外搭配一個(gè)配置芯片。EPCS1是Altera的專用配置芯片,專門用于存貯對(duì)FPGA的配置數(shù)據(jù),以保證在FPGA掉電后還能夠保存配置信息,再次上電時(shí)FPGA芯片會(huì)自動(dòng)從EPCS1中讀取數(shù)據(jù)進(jìn)行配置。

          c.JPG


          為了便于功能更新以及擴(kuò)展,在FPGA外加上Flash、SRAM和SDRAM作為FPGA的程序和數(shù)據(jù)存儲(chǔ)器的擴(kuò)展,地址線通過EXT_ADDR引出,數(shù)據(jù)線通過EXT_DATA引出,增加電路的擴(kuò)展性。
          FPGA中DDS模塊的雙口RAM中輸出的數(shù)據(jù)為8位數(shù)字信號(hào),只有通過DAC轉(zhuǎn)換電路才能將數(shù)據(jù)轉(zhuǎn)換成相應(yīng)的模擬信號(hào)。綜合分辨力、轉(zhuǎn)換速度以及接口方式等要求,本設(shè)計(jì)采用ADI公司的AD9708作為系統(tǒng)DAC器件。AD9708的數(shù)據(jù)線和時(shí)鐘線與FPGA的I/O腳連接。AD9708的數(shù)字地和模擬地在片內(nèi)是獨(dú)立的,應(yīng)通過外部引腳將其連接在一起。同樣,模擬電源和數(shù)字電源在內(nèi)部也是獨(dú)立的,為了減少來自數(shù)字電源的噪聲,可在模擬電源輸入端串聯(lián)一個(gè)磁珠再與數(shù)字電源連在一起。


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: SOPC 信號(hào)產(chǎn)生器

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();