<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > π/4-DQPSK差分解調(diào)器的數(shù)字化FPGA設(shè)計(jì)與實(shí)現(xiàn)

          π/4-DQPSK差分解調(diào)器的數(shù)字化FPGA設(shè)計(jì)與實(shí)現(xiàn)

          作者: 時(shí)間:2011-03-28 來源:網(wǎng)絡(luò) 收藏

          j.JPG


          下面是A、B兩路乘法器的LPF輸出:
          h.JPG
          k.JPG

          3 結(jié)束語
          π/4-解調(diào)算法的所有部分均可由VHDL編程實(shí)現(xiàn)。目前,整個(gè)過程已經(jīng)經(jīng)過功能仿真和時(shí)序仿真,并用OUARTUS II進(jìn)行了綜
          合、映射、布局布線,現(xiàn)已成功下載到Cyclone II中運(yùn)行??蓾M足預(yù)期的設(shè)計(jì)目標(biāo)。該方案實(shí)現(xiàn)簡單,速度快,占用硬件資源少,非常適合工程應(yīng)用。其軟件和硬件相結(jié)合的方法還具有體積小、功耗低、集成度高、可軟件升級(jí)、抗干擾能力強(qiáng)等特點(diǎn),符合未來通信技術(shù)發(fā)展的方向。

          fpga相關(guān)文章:fpga是什么



          上一頁 1 2 3 4 下一頁

          關(guān)鍵詞: DQPSK FPGA 差分 解調(diào)器

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();