<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的高速數(shù)據(jù)處理系統(tǒng)設計

          基于FPGA的高速數(shù)據(jù)處理系統(tǒng)設計

          作者: 時間:2011-03-21 來源:網絡 收藏

          2.2 仿真實驗結果
          為了比較串行結構和并行結構的計算速度,在Xilinx 7.1ISE平臺中(Virtex-4器件的最低版本要求),選用Virtex-4系列的XC4VSX25器件,用Verilog HDL語言設計串行結構和并行結構,并在ModelSim中對兩種結構進行仿真比較。由于仿真時間長度的限制,采用5位128長度的三角波模擬采集到數(shù)據(jù),并將XtremeDSP? Slice的計算速率設定在250 M/s,仿真波形結果如圖5所示。

          本文引用地址:http://www.ex-cimer.com/article/191296.htm


          從圖5中可看出,采用串行結構,計算耗時約為15.8 ms,而采用4個XtremeDSP Slice的并行計算結構,計算耗時約為4.2 ms。從仿真結果的比較可知,串行結構耗時約為并行結構的4倍。因此,在本系統(tǒng)中并型結構的計算速度是正比于并行度的,這與理論上并行計算可以成倍減少計算時間的分析一致。

          3 結束語
          通過以XC4VSX25為核心的嵌入式系統(tǒng),實現(xiàn)數(shù)據(jù)采集、數(shù)據(jù)存儲、LCD顯示、USB數(shù)據(jù)傳輸和數(shù)據(jù)處理,完成光纖微擾動傳感的擾動識別和定位功能,具有高速、實時、低成本、高靈活性的優(yōu)點。本系統(tǒng)利用系統(tǒng)內特有的硬件結構XtremeDSP Slice實現(xiàn)高效高速的數(shù)據(jù)處理,同時在ISE軟件中XtremeDSP Slice以IP核形式使用,無需自己構造乘法器和加法器,既節(jié)省了大量資源又大大減少開發(fā)難度。通過仿真比較可以看出,本系統(tǒng)中并型結構的計算速度是正比于并行度的,因此可以通過提高并行度來提高系統(tǒng)的計算速度,滿足高速實時的數(shù)據(jù)處理要求。

          干涉儀相關文章:干涉儀原理



          上一頁 1 2 3 4 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();