<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 采用業(yè)界成本最低、功耗最低的FPGA降低系統(tǒng)總成本

          采用業(yè)界成本最低、功耗最低的FPGA降低系統(tǒng)總成本

          作者: 時(shí)間:2009-12-07 來源:網(wǎng)絡(luò) 收藏

          引言

          本文引用地址:http://www.ex-cimer.com/article/191866.htm

          在全球競(jìng)爭(zhēng)和經(jīng)濟(jì)因素環(huán)境下,當(dāng)今高技術(shù)產(chǎn)品利潤(rùn)和銷售在不斷下滑,工程設(shè)計(jì)團(tuán)隊(duì)在向市場(chǎng)推出低成本產(chǎn)品方面承受了很大的壓力。新產(chǎn)品研發(fā)面臨兩種不同的挑戰(zhàn):利用最新的技術(shù)和功能開發(fā)全新的產(chǎn)品,或者采用市場(chǎng)上已有的解決方案,以降低開發(fā)成本。

          在當(dāng)今對(duì)成本和都非常敏感的“綠色”環(huán)境下,對(duì)于高技術(shù)企業(yè),第一種挑戰(zhàn)意味著開發(fā)全新的產(chǎn)品,其功能是獨(dú)一無二的,具有較低的價(jià)格以及較低的。對(duì)于第二種挑戰(zhàn),通常通過降低產(chǎn)品原材料 (BOM)中元器件的成本來降低現(xiàn)有成功產(chǎn)品的成本。設(shè)計(jì)團(tuán)隊(duì)的另一選擇是重新設(shè)計(jì)產(chǎn)品,不是針對(duì)新功能,而是要大幅度的降低成本。

          在目前的全球經(jīng)濟(jì)形勢(shì)下,這些挑戰(zhàn)都與第三種挑戰(zhàn)有關(guān):以更少的人員、更低的預(yù)算,在更短的時(shí)間內(nèi)完成低成本新產(chǎn)品的研發(fā)。

          本白皮書旨在提出一種設(shè)計(jì)理念,以解決產(chǎn)品開發(fā)面臨的這三種挑戰(zhàn),同時(shí)降低產(chǎn)品在生命周期中的總成本。這一設(shè)計(jì)理念基于低成本、低功。雖然大家都知道 能夠縮短新產(chǎn)品開發(fā)的面市時(shí)間,但是,很少有人知道 還降低了產(chǎn)品整個(gè)生命周期中的總體擁有成本 (TCO)。設(shè)計(jì)工程師借助這一基于 FPGA的設(shè)計(jì)理念,能夠:

          ■輕松快捷的在產(chǎn)品中增加新功能,同時(shí)降低總。
          ■降低現(xiàn)有產(chǎn)品的成本,而基本不改變產(chǎn)品功能。
          ■降低產(chǎn)品的 TCO
          Cyclone IV FPGA

          Altera的 Cyclone. IV FPGA是成本最低、功耗最低并集成了收發(fā)器的器件,降低了總成本,即:

          系統(tǒng)總成本 = BOM成本 + 電路板成本 + TCO

          Cyclone IV系列有兩種不同的型號(hào):邏輯 “E”型和片內(nèi)收發(fā)器 I/O速率高達(dá) 3.125 Gbps的“GX”型。這些高速收發(fā)器支持多種串行 I/O協(xié)議,例如千兆以太網(wǎng) (GbE)、 PCI Express (PCIe)、 CPRI、 XAUI、 3G三速 SDI、 Serial RapidIO.、 SATA、 DisplayPort、 V-by-One等,這些協(xié)議已從前沿應(yīng)用轉(zhuǎn)變?yōu)橹髁鲬?yīng)用。 Cyclone IV GX FPGA還含有嵌入式 PCIe硬核IP模塊(圖1),它不占用任何 FPGA邏輯,設(shè)計(jì)工程師使用它時(shí)能夠比任何其他競(jìng)爭(zhēng) FPGA體系結(jié)構(gòu)支持更多的功能。

          Altera公司采用業(yè)界成本最低、功耗最低的 FPGA降低系統(tǒng)總成本

          對(duì)于 Cyclone IV GX FPGA, Altera設(shè)計(jì)盡可能小的收發(fā)器 I/O,以降低成本和功耗,而實(shí)現(xiàn)的方式是從幾個(gè)片內(nèi)鎖相環(huán) (PLL)中提供多路時(shí)鐘資源。由于主流應(yīng)用要求降低產(chǎn)品成本,還要使用方便,因此,降低 Cyclone IV GX FPGA中收發(fā)器 I/O的成本和功耗非常重要,而且是必須的。Altera發(fā)揮其關(guān)鍵技術(shù)優(yōu)勢(shì),實(shí)現(xiàn)了這一點(diǎn),成功設(shè)計(jì)并發(fā)售基于收發(fā)器的 FPGA。 如圖3所示,采用多種器件體系結(jié)構(gòu), Altera已經(jīng)向市場(chǎng)推出了 8種不同的產(chǎn)品系列,這些都是由公司自己的設(shè)計(jì)團(tuán)隊(duì)設(shè)計(jì)開發(fā)的。

          圖3. Altera收發(fā)器專業(yè)技術(shù)



          采用業(yè)界成本最低、功耗最低的 FPGA降低系統(tǒng)總成本
          Altera公司


          支持視頻新標(biāo)準(zhǔn)

          提高圖像分辨率

          顏色從 10位過渡到 12位

          刷新頻率提高到 240 Hz

          保持或者降低功耗和散熱
          如果保持調(diào)諧器和顯示屏電路板之間的并行 I/O 體系結(jié)構(gòu),增加這些功能需要的帶寬高達(dá) 36路 LVDS I/O。


          上一頁(yè) 1 2 3 下一頁(yè)

          關(guān)鍵詞: FPGA 功耗 系統(tǒng)

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();