基于CPLD的DDS正交信號源的設計
2.2 幅度控制模塊
幅度控制模塊由DAC0832控制,利用其內部電阻分壓網(wǎng)絡,將其作為數(shù)控電位器。將 TLC7524的輸出波形作為DAC0832的基準電壓源輸入,其輸出波形為V=(N/256)×Vin,其中N為單片機輸入的幅度控制字。通過一簡單的電阻分壓網(wǎng)絡調整運放輸出峰一峰值為0~5 V,再送至DAC0832由單片機控制其幅度實現(xiàn)幅度的步進,如圖2所示。本文引用地址:http://www.ex-cimer.com/article/191933.htm
2.3 后級處理模塊
采用二階巴特沃茲低通濾波器。巴特沃茲低通濾波器的幅度函數(shù)是單調下降的,由于n階低通巴特沃茲低通濾波器的前(2n-1)階導數(shù)在ω=0處為零,所以巴特沃茲低通濾波器也稱最大平坦幅度濾波器。由于該設計要求濾除的頻率分量主要為由D/A轉換器產(chǎn)生的高頻分量,與系統(tǒng)所要求保留的頻率相差很遠,所以濾波器在通頻帶內的平坦程度比其衰減陡度更為重要,而且巴特沃茲低通濾波器所要的元件值合乎實際情況,不像其他濾波器要求元件值那么苛刻。
3 硬件電路系統(tǒng)設計
3.1 總體設計思路
整個系統(tǒng)以CPLD(EPM7128)、AT89S51、AT28C64(EEP-ROM)為核心。CPLD通過相位累加產(chǎn)生讀取ROM的地址。以單片機為系統(tǒng)控制的核心,主要功能:給CPLD送頻率控制字,即相位累加器的累加值,以此控制頻率;給D/A轉換器送幅度控制字D,控制波形幅度;處理紅外遙控鍵盤;送數(shù)據(jù)給液晶LCD。EEPROM存儲已固化好波形的數(shù)據(jù)。
3.2 CPLD模塊
該模塊通過一個4引腳的工業(yè)標準JTAG接口在系統(tǒng)編程(ISP),并且在編程過程中僅需5.0 V單電壓供電。編程過程中,I/O引腳處于三態(tài)并被上拉,以消除板上沖突。上拉阻值為1 kΩ。因為該器件是在線編程的,為了便于調試,所以把下載口直接做在電路板上??紤]到電源為自制的穩(wěn)壓電源,CPLD受電源紋波干擾影響較大,所以在每個器件旁都加有去耦電容。
3.3 D/A轉換及幅度控制
D/A轉換采用TI公司的TLC7524,該器件轉換速度可達10 M,幅度控制D/A轉換采用MAX518,該器件是I2C總線的雙D/A轉換器,只需很少的端口線就可實現(xiàn)兩路幅度的控制,大大節(jié)省單片機的端口。圖3給出D/A轉換電路。
3.4 后級處理模塊
低通濾波器對階梯正弦波進行傅里葉分析。其中若一周期采樣點數(shù)為N,則其高次諧波能量主要集中在輸出頻率的(N±1)倍頻上,其幅值為基頻的 1/(N±1)。低通濾波可以平滑其臺階。另外還需濾除由DAC0832和TCL7524產(chǎn)生的1MHz和10 MHz的高頻分量。因此根據(jù)設計的要求(輸出最大頻率為250 kHz,為了保證250 kHz頻帶內輸出幅度平坦,又要盡可能抑制諧波和高頻分量,綜合考慮選用寬帶運放LF351,用EWB仿真表明:截止頻率為1 MHz~250 kHz以內幅度平坦。為了保證穩(wěn)幅輸出,選用AD817。該器件是一種低功耗、高速、寬帶運算放大器,具有很強的大電流驅動能力。實際電路測量表明:當負載為100 Ω,輸出峰-峰值為10 V時,其帶寬大于500 kHz,幅度變化小于±1%。
評論