<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于CPLD的電梯運行控制器的設計

          基于CPLD的電梯運行控制器的設計

          作者: 時間:2009-09-03 來源:網(wǎng)絡 收藏

          本文引用地址:http://www.ex-cimer.com/article/191935.htm

          4 VHDL源程序的仿真
          系統(tǒng)程序編寫完畢后,在MAX+pluslI軟件環(huán)境下對其編譯仿真。其仿真試驗結(jié)果如圖4所示。

          圖4中,輸入信號為:UPIN,ST_CH,RUN_STOP,DOWNIN,DELAY,CLOSE和CLKIN;輸出信號為:ST_OUT, RUN_WAIT,LAMP,DIRECT,DIR,LIFTOR和WAI_T。當時鐘上升沿到來時,若WAI_T=0,則它的下一狀態(tài)為6;因 DELAY信號始終為低電平,故WAI_T依次自減1計數(shù)。RUN_WAIT是WAI_T和0的并置運算,故其值和WAI_T相同。
          當時鐘上升沿到來時,DIR進行加1計數(shù),且當DIR=0XF時,DIR的下一狀態(tài)值為0。與此同時,DIR加1并賦值給DIRECT。
          當LAMP為低電平時,處于等待狀態(tài),故LIFTOR保持其原值不變保持0和3不變;當LAMP為高電平時,處于狀態(tài),因UPIN始終為高電平,DOWNIN始終為低電平,故當RUN_STOP為高電平時,只能處于上升狀態(tài),故LIFFOR進行自加1計數(shù),同時,LIFTOR加1賦值給 ST_OUT。

          5 硬件實驗
          在MAx+plusII軟件編譯完后,采用EPM7128SLC84-6器件下載VHDL源程序,進行硬件試驗。
          其下載步驟為:首先,指定采用可編程器件EPM7128SLC84-6;其次,依據(jù)輸入、輸出端口指定與之對應的引腳;然后,使用Pof2Jed軟件將編譯后的下載文件*.Pof。轉(zhuǎn)換成*.Jed文件;最后,使用Atmel ISP軟件將轉(zhuǎn)換后的*.Jed文件轉(zhuǎn)換成*.Chn文件。
          硬件系統(tǒng)試驗表明,輸出信號的顯示與軟件仿真結(jié)果完全相符,達到設計要求。

          6 結(jié)論
          該系統(tǒng)軟件設計中,成功編譯并仿真VHDL源程序,且對仿真圖進行合理分析。在硬件實驗過程中,對VHDL源程序進行成功下載,所得實驗結(jié)果與軟件仿真結(jié)果完全相符,從而證明電梯的設計滿足系統(tǒng)功能要求。

          < />


          上一頁 1 2 3 下一頁

          關鍵詞: CPLD 電梯 運行 控制器

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();