<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 借助創(chuàng)新電子設(shè)計平臺實現(xiàn)FPGA嵌入式系統(tǒng)設(shè)計

          借助創(chuàng)新電子設(shè)計平臺實現(xiàn)FPGA嵌入式系統(tǒng)設(shè)計

          作者: 時間:2009-05-19 來源:網(wǎng)絡(luò) 收藏

          另外,本例中還將結(jié)合NB2的板級硬件資源,加快方案驗證和實施的過程;

          * 復(fù)合視頻碼流輸入模塊(Composite video capture)

          * 觸摸TFT顯示屏模塊(Touchscreen TFT display)

          圖1是系統(tǒng)架構(gòu)示意圖,該系統(tǒng)可應(yīng)用于基于視頻捕獲和信號處理等設(shè)計領(lǐng)域。


          圖1 系統(tǒng)方案示意圖。
          傳統(tǒng)的系統(tǒng)設(shè)計流程

          傳統(tǒng)上,應(yīng)對包含器件設(shè)計和嵌入式軟件設(shè)計的系統(tǒng)開發(fā)流程需要經(jīng)歷三個階段(圖2)。

           圖2 傳統(tǒng)的系統(tǒng)設(shè)計流程

          1、 設(shè)計;

          2、 PCB設(shè)計;

          3、 嵌入式軟件設(shè)計

          每個階段相互銜接,逐次實現(xiàn);由于需要在設(shè)計初期完成元器件選型(包括器件和微處理器),因而必將降低整體方案實現(xiàn)的靈活性;對于設(shè)計后期可能在器件性能及功能擴展等方面出現(xiàn)的問題,需要耗費設(shè)計者更多的精力才可能彌補,或者只能將現(xiàn)有方案推倒重來。

          圖3、 的系統(tǒng)設(shè)計流程。
          性的系統(tǒng)設(shè)計流程

            運用Altium Designer平臺實現(xiàn)FPGA的嵌入式系統(tǒng)設(shè)計,首先要為系統(tǒng)方案創(chuàng)建一個FPGA工程,并在工程內(nèi)添加源設(shè)計文檔。



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();