<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 三階高密度雙極性信號編譯碼的建模與仿真

          三階高密度雙極性信號編譯碼的建模與仿真

          作者: 時間:2009-04-28 來源:網(wǎng)絡(luò) 收藏

          4 三階高雙極性編碼的
          在此以四連“O”的可能情況進(jìn)行如表1的多“0”消息代碼進(jìn)行分析,利用EDA工具對硬件描述語言源程序進(jìn)行編譯、適配、優(yōu)化、邏輯綜合與,其結(jié)果達(dá)到了編碼要求,仿真圖如圖10所示。將三階高雙極性編碼硬件描述下載到CPLD或FPGA目標(biāo)芯片中,連接好CC4052進(jìn)行實際應(yīng)用測試,用示波器測得編碼波形如圖ll所示,完成了實際轉(zhuǎn)換需求。

          5 三階高雙極性譯碼的仿真
          在此以消息代碼“111000011000011101”進(jìn)行分析,利用EDA工具對硬件描述語言源程序進(jìn)行編譯、適配、優(yōu)化、邏輯綜合與仿真,其仿真結(jié)果達(dá)到了編碼要求。仿真圖如圖12,圖13,圖14所示。將三階高密度雙極性譯碼硬件描述下載到CPLD或FPGA目標(biāo)芯片中,連接好雙/單極性變換電路及時鐘提取電路進(jìn)行實際應(yīng)用測試,用示波器測得譯碼輸出波形如圖14所示,完成了實際譯碼需求。

          6 結(jié)語
          將基于硬件描述語言的三階高密度雙極性IP核實現(xiàn)在光通信等系統(tǒng)中,能滿足實際上測試的需要。且運用基于硬件描述語言的可編程芯片開發(fā)技術(shù),將信號處理的相關(guān)電路進(jìn)行硬件描述,用CPLD/FPGA技術(shù)實現(xiàn)數(shù)字通信系統(tǒng),不僅可以通過芯片設(shè)計實現(xiàn)多種數(shù)字邏輯功能,且由于管腳定義的靈活性,提高了工作效率,極大地減少了電路設(shè)計的時間和可能發(fā)生的錯誤,降低了開發(fā)成本。


          上一頁 1 2 3 4 下一頁

          關(guān)鍵詞: 密度 編譯碼 建模 仿真

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();