<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于PLD的納秒級(jí)脈沖發(fā)生器

          基于PLD的納秒級(jí)脈沖發(fā)生器

          作者: 時(shí)間:2009-03-20 來(lái)源:網(wǎng)絡(luò) 收藏

          4 結(jié) 語(yǔ)

          本文引用地址:http://www.ex-cimer.com/article/192124.htm

          本文利用XILINX公司的復(fù)雜可編程邏輯器件,結(jié)合VHDL語(yǔ)言,提出了一種可控納秒級(jí)脈沖信號(hào)發(fā)生器的設(shè)計(jì)方法,并且通過(guò)仿真驗(yàn)證,得到脈沖寬度最小為19.8 ns,上升沿為9.7 ns的脈沖。在千伏高壓納秒脈沖發(fā)生系統(tǒng)中,采用MOS管、二極管、脈沖形成線等作為核心器件,該信號(hào)源必不可少的要一個(gè)觸發(fā)源。利用可控高速信號(hào)發(fā)生器作為觸發(fā)源,可以有效地實(shí)現(xiàn)對(duì)千伏高壓的精確控制。在高速數(shù)字系統(tǒng)中,數(shù)據(jù)在器件間的串行傳輸速率可以達(dá)到幾百M(fèi)b/s。此時(shí),由于時(shí)鐘周期非常小(通常只有幾納秒),為了保證高速數(shù)據(jù)的可靠接收,數(shù)據(jù)與時(shí)鐘的相對(duì)位置要求非常嚴(yán)格,以避免發(fā)生數(shù)據(jù)的錯(cuò)位或在數(shù)據(jù)變化邊沿對(duì)數(shù)據(jù)采樣,亦可采用該多路高速信號(hào)發(fā)生器。簡(jiǎn)便可靠的納秒信號(hào)發(fā)生器在電子系統(tǒng)設(shè)計(jì)中將越來(lái)越具有使用價(jià)值。


          上一頁(yè) 1 2 3 下一頁(yè)

          關(guān)鍵詞: PLD 脈沖發(fā)生器

          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();