基于FPGA的全數(shù)字鎖相環(huán)的設計
鎖相環(huán)





2 ADPLL的結構及工作原理
圖1給出全數(shù)字鎖相環(huán)(ADPLL)的基本結構。主要由數(shù)字鑒相器DPD,數(shù)字環(huán)路濾波器DLF,數(shù)控振蕩器DC0,分頻器4部分組成,其中心頻率為fc。DPLL是一種通過相位反饋來控制系統(tǒng)的電路結構。根據(jù)輸入信號Fin和本地時鐘輸出信號Fout之間的相位誤差信號送入數(shù)字環(huán)路濾波器,并對相對誤差進行平滑濾波,生成控制信號carry和bor―row,數(shù)字振蕩器根據(jù)控制信號調節(jié)反饋,使輸出信號Fout的相位逐漸跟蹤輸入信號Fin的相位,最終達到鎖定。
3 ADPLL各模塊的功能和具體實現(xiàn)方法
3.1 數(shù)字鑒相器
常用的鑒相器有2種類型:異或門(X0R)鑒相器和邊沿控制鑒相器(ECPD),設計中采用異或門鑒相器。異或門鑒相器用于比較輸入信號Fin和輸出信號Fout之間的相位差,并輸出誤差信號Dout,Dout作為計數(shù)的方向信號輸入給下一級。
3.2 數(shù)字環(huán)路濾波器
數(shù)字環(huán)路濾波器(DLF)由一個模值為變量K的可逆計數(shù)器來實現(xiàn)。其作用首先用于消除數(shù)字鑒相器輸出的相位誤差信號Dout中的高頻分量,保證鎖相環(huán)路性能的穩(wěn)定性和準確性:其次K變模計數(shù)器再根據(jù)鑒相器的相位誤差信號Dout來進行加減運算。若Dout是高電平時,計數(shù)器進行加運算,直到相加結果達到預設模制K,則環(huán)路濾波器輸出一個進位脈沖信號carry給數(shù)控振蕩器;若Dout是低電平時,計數(shù)器在模值K的基礎上進行減運算,直到為零,并輸出一個借位信號borrow給數(shù)控振蕩器:當環(huán)路鎖定或只有隨機干擾脈沖時,Dout是一個占空比為50%的方波,即計數(shù)器的加減數(shù)目基本相等,計數(shù)結果在K附近上下徘徊,不會產生進位或借位脈沖,大大減少了由隨機噪聲引起的對鎖相環(huán)路的誤控。也就是說,采用K計數(shù)器作為濾波器,有效的濾除了噪聲對環(huán)路的干擾。
濾波器相關文章:濾波器原理
fpga相關文章:fpga是什么
濾波器相關文章:濾波器原理
分頻器相關文章:分頻器原理 塵埃粒子計數(shù)器相關文章:塵埃粒子計數(shù)器原理 鑒相器相關文章:鑒相器原理 數(shù)字濾波器相關文章:數(shù)字濾波器原理 鎖相環(huán)相關文章:鎖相環(huán)原理 鎖相放大器相關文章:鎖相放大器原理
評論