Quartus II 15.0和Modelsim SE最快速的聯調
最近在Quartus上做一點項目,要進行一些仿真,電腦上只安裝有Modelsim SE,于是在網上尋找聯調的方法,發現絕大部分教程要么太老,要么還是過于復雜(需要重復編譯庫,或者每做一個新的設計都要重新編譯庫)。
本文引用地址:http://www.ex-cimer.com/article/201602/287229.htm在百度上搜索 關鍵詞:quartus modelsim 聯合仿真 結果如下:
圖 1 百度搜索結果
點進去發現每個都很麻煩,哪到底還有沒有更簡單的方法呢?下面就來看看吧。
經過一晚上的努力,終于試出了最為快速聯調的方法,核心就是需要更改幾個地方的設置即可。
1、工欲善其事,必選編譯庫
首選安裝Quartus 15.0 然后破解,至于在哪里下載,怎么破解,大家自行百度吧,如果是學生的的話,貌似可以申請免費的license,要不然就用試用版好了,然后是安裝Modelsim SE,我用的10.1c,這個資源也是可以百度到的,畢竟大家都是學習用,高版本的Quartus只能配高版本的Modelsim 哦。
安裝好后,圖標如下:
圖 2 Quartuts 和 Modelsim 圖標
Modelsim的安裝路徑為:D:Modelsim_64b。
Quartus 的安裝路徑為:D:altera15.0 。
首選打開Quartus軟件,界面如下
圖 3 Quartus 軟件界面
然后點擊 Tools->Options->EDA Tool Options 選擇對應Modelsim可執行文件的安裝路徑,本例中為 D:Modelsim_64bwin64 (即安裝目錄下的win32 或者 win64目錄 )
圖 4 配置Modelsim 目錄
接著進行編譯庫,Tools ->Launch Simulation Library Complier 對應的界面配置如下:
1、 配置仿真工具和對應的仿真工具目錄。
2、 選擇需要編譯仿真庫的對應器件,因為我只用了Stratix V 系列的芯片故只選擇了該系列,如果你的開發是在其他系列的器件上,你需要選中你所使用的器件。
3、 勾選使用的語言,建議把VHDL和Verilog都勾選上(反正也不費事哈)。
4、 選擇庫的輸出目錄,這個目錄是任意的,只要你自己知道就好,待會要用的。(用戶自己編譯庫的位置 就是這個)。
圖 5 編譯庫配置界面
配置完后,就點擊 Start Compilation。這個時候,庫就開始編譯了。編譯的時長和電腦配置有關,等待一段時間就會好的。編譯完成后,會彈出編譯完成界面,可能會報warning ,不用管它。點擊OK按鈕,關閉提示,點擊Close按鈕,關閉 EDA Simulation Library Complier 。
圖 6編譯完成界面
打開我們剛剛配置的輸出目錄: D:altera15.0modelsim 可以看到如下文件。這個留著后面還要用的哦。
圖 7 編譯好后輸出目錄
評論