<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > PCB設(shè)計技術(shù)

          PCB設(shè)計技術(shù)

          作者: 時間:2017-06-13 來源:網(wǎng)絡(luò) 收藏

          設(shè)計技術(shù)會對下面三種效應(yīng)都產(chǎn)生影響:

          本文引用地址:http://www.ex-cimer.com/article/201706/358115.htm

          1.放電之前場的效應(yīng)

          2.放電產(chǎn)生的效應(yīng)

          3.放電電流產(chǎn)生的場效應(yīng)

          但是,主要是對第三種效應(yīng)產(chǎn)生影響。下面的討論將針對第三條所述的問題給出設(shè)計指南。

          通常,源于接收電路之間的場耦合可以通過下列方式之一減?。?br />
          1.在源端使用濾波器以衰減信號

          2.在接收端使用濾波器以衰減信號

          3.增加距離以減小耦合

          4.降低源和/或接收電路的天線效果以減小耦合

          5.將接收天線與發(fā)射天線垂直放置以減小耦合

          6.在接收天線與發(fā)射天線之間加屏蔽

          7.減小發(fā)射及接收天線的阻抗來減小電場耦合

          8.增加發(fā)射或接收天線之一的阻抗來減小磁場耦合

          9.采用一致的、低阻抗參考平面(如同多層設(shè)計所提供的)耦合信號,使它們保持共模方式

          在具體設(shè)計中,如電場或磁場占主導(dǎo)地位,應(yīng)用方法7和8就可以解決。然而,一般同時產(chǎn)生電場和磁場,這說明方法7將改善電場的抗擾度,但同時會使磁場的抗擾度降低。方法8則與方法7帶來的效果相反。所以,方法7和8并不是完善的解決方案。不管是電場還是磁場,使用方法1~6與9都會取得一定的效果,但PCB設(shè)計的解決方法主要取決于方法3~6和9的綜合使用。



          關(guān)鍵詞: PCB 靜電 電荷注入 靜電放電

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();