iPhone7采用的扇出型晶圓級封裝技術(shù)是什么?
傳蘋果在2016年秋天即將推出的新款智能型手機iPhone 7(暫訂)上,將搭載采用扇出型晶圓級封裝(Fan-out WLP;FOWLP)的芯片,讓新iPhone更輕薄,制造成本更低。
本文引用地址:http://www.ex-cimer.com/article/201710/366461.htm那什么是FOWLP封裝技術(shù)呢?
Fan Out WLP的英文全稱為(Fan-Out Wafer Level Packaging;FOWLP),中文全稱為(扇出型晶圓級封裝),其采取拉線出來的方式,成本相對便宜;fan out WLP可以讓多種不同裸晶,做成像WLP制程一般埋進去,等于減一層封裝,假設(shè)放置多顆裸晶,等于省了多層封裝,有助于降低客戶成本。此時唯一會影響IC成本的因素則為裸晶大小。
Fan-out封裝最早在2009~2010年由Intel Mobil提出,僅用于手機基帶芯片封裝。
2013年起,全球各主要封測廠積極擴充FOWLP產(chǎn)能,主要是為了滿足中低價智慧型手機市場,對于成本的嚴(yán)苛要求。FOWLP由于不須使用載板材料,因此可節(jié)省近30%封裝成本,且封裝厚度也更加輕薄,有助于提升晶片商產(chǎn)品競爭力。
優(yōu)勢:
系統(tǒng)級封裝(System in Package;SiP)結(jié)合內(nèi)嵌式(Embedded)印刷電路板(Printed Circuit Board;PCB)技術(shù)雖符合移動設(shè)備小型化需求,然而供應(yīng)鏈與成本存在問題,另一方面,扇出型晶圓級封裝(Fan-out Wafer Level Package;FoWLP)不僅設(shè)計難度低于矽穿孔(Through Silicon Via;TSV) 3D IC,且接近2.5D IC概念與相對有助降低成本,可望成為先進封裝技術(shù)的發(fā)展要點。
挑戰(zhàn):
雖然Fan-Out WLP可滿足更多I/O數(shù)量之需求。然而,如果要大量應(yīng)用Fan-Out WLP技術(shù),首先必須克服以下之各種挑戰(zhàn)問題:
?。?) 焊接點的熱機械行為: 因Fan-Out WLP的結(jié)構(gòu)與BGA構(gòu)裝相似,所以Fan-Out WLP焊接點的熱機械行為與BGA構(gòu)裝相同,F(xiàn)an-Out WLP中焊球的關(guān)鍵位置在硅晶片面積的下方,其最大熱膨脹系數(shù)不匹配點會發(fā)生在硅晶片與PCB之間。
(2) 晶片位置之精確度: 在重新建構(gòu)晶圓時,必須要維持晶片從持取及放置(Pick and Place)于載具上的位置不發(fā)生偏移,甚至在鑄模作業(yè)時,也不可發(fā)生偏移。因為介電層開口,導(dǎo)線重新分布層(Redistribution Layer; RDL)與焊錫開口(Solder Opening)制作,皆使用黃光微影技術(shù),光罩對準(zhǔn)晶圓及曝光都是一次性,所以對于晶片位置之精確度要求非常高。
(3) 晶圓的翹曲行為: 人工重新建構(gòu)晶圓的翹曲(Warpage)行為,也是一項重大挑戰(zhàn),因為重新建構(gòu)晶圓含有塑膠、硅及金屬材料,其硅與膠體之比例在X、Y、Z三方向不同,鑄模在加熱及冷卻時之熱漲冷縮會影響晶圓的翹曲行為。
(4) 膠體的剝落現(xiàn)象: 在常壓時被膠體及其他聚合物所吸收的水份,在經(jīng)過220~260℃迴焊(Reflow)時,水份會瞬間氣化,進而產(chǎn)生高的內(nèi)部蒸氣壓,如果膠體組成不良,則易有膠體剝落之現(xiàn)象產(chǎn)生。
對PCB市場的沖擊:
本文開頭講到蘋果在今年下半年推出的iPhone 7上將會使用此封裝技術(shù),由于蘋果一年可賣出上億臺iPhone,若未來采用FOWLP封裝,勢必影響印刷電路板市場需求。
在印刷電路板市場上,用于半導(dǎo)體的印刷電路板屬于附加價值較高的產(chǎn)品。2015年全球半導(dǎo)體印刷電路板市場規(guī)模約為84億美元,但面對新技術(shù)與蘋果的決策影響,未來恐難維持相同市場規(guī)模。
所以業(yè)界預(yù)測,未來可能將FOWLP技術(shù)擴大用于其他零件,其他行業(yè)者也可能跟進,因此印刷電路板市場萎縮只是時間早晚的問題。
評論