<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 集成電路封裝專業(yè)術(shù)語整理

          集成電路封裝專業(yè)術(shù)語整理

          作者: 時(shí)間:2018-07-17 來源:網(wǎng)絡(luò) 收藏

            生產(chǎn)的目標(biāo)

          本文引用地址:http://www.ex-cimer.com/article/201807/383395.htm

            的制造分為原料制作、單晶生長(zhǎng)和的制造、集成電路的生產(chǎn)和集成電路的封裝階段。本節(jié)主要講解集成電路封裝階段的部分。

            集成電路晶圓生產(chǎn)是在晶圓表面上和表面內(nèi)制造出半導(dǎo)體器件的一系列生產(chǎn)過程。整個(gè)制造過程從硅單晶拋光片開始,到晶圓上包含了數(shù)以百計(jì)的集成電路戲。

            下面,為了更好的理解的結(jié)構(gòu),小編將為大家介紹一些基本的晶圓術(shù)語。

            晶圓術(shù)語

            1. 芯片、器件、電路、微芯片或條碼:所有這些名詞指的是在晶圓表面占大部分面積的微芯片圖形。

            2. 劃片線或街區(qū):這些區(qū)域是在晶圓上用來分隔不同芯片之間的間隔區(qū)。劃片線通常是空白的,但有些公司在間隔區(qū)內(nèi)放置對(duì)準(zhǔn)標(biāo)記,或測(cè)試的結(jié)構(gòu)。

            3. 工程試驗(yàn)芯片和測(cè)試芯片:這些芯片與正式器件芯片或電路芯片不同。它包含特殊的器件和電路模塊用于對(duì)晶圓生產(chǎn)工藝的電性測(cè)試。

            4. 邊緣芯片:在晶圓的邊緣上的一些掩模殘缺不全的芯片而產(chǎn)生的面積損耗。由于單個(gè)芯片尺寸增大而造成的更多邊緣浪費(fèi)會(huì)由采用更大直徑晶圓所彌補(bǔ)。推動(dòng)半導(dǎo)體工業(yè)向更大直徑晶圓發(fā)展的動(dòng)力之一就是為了減少邊緣芯片所占的面積。

            5. 晶圓的晶面:圖中的剖面標(biāo)示了器件下面的晶格構(gòu)造。此圖中顯示的器件邊緣與晶格構(gòu)造的方向是確定的。

            6. 晶圓定位邊/凹槽:例如圖示的晶圓有主定位邊和副定位邊。300mm和450mm直徑的晶圓都是用凹槽作為晶格導(dǎo)向的標(biāo)識(shí)。這些定位邊和凹槽在一些晶圓生產(chǎn)工藝中還輔助晶圓的套準(zhǔn)。

            芯片術(shù)語

            下圖是一個(gè)中規(guī)模(MSI)/雙極型集成電路的顯微照片。之所以選擇這個(gè)集成等級(jí),是為了照片上能顯示出電路的具體圖形。對(duì)于更高集成度的電路,它的元件非常小,以至于在整個(gè)芯片的顯微照片上無法辨認(rèn)。

            圖中芯片的特性有:

            1. 雙極型晶體管

            2. 電路的特定編號(hào)

            3. 為連接芯片與管殼而備的壓焊點(diǎn)

            4. 壓焊點(diǎn)上的一小塊污染物

            5. 金屬表面導(dǎo)線

            6. 劃片線(芯片間的分割線)

            7. 獨(dú)立未連接的元件

            8. 掩模版對(duì)準(zhǔn)標(biāo)記

            9. 電阻

            晶圓生產(chǎn)的基礎(chǔ)工藝

            在很多混合和集成電路設(shè)計(jì)。集成電路是基于一個(gè)少數(shù)晶體管結(jié)構(gòu)和制造工藝。類似于車工業(yè),這個(gè)工業(yè)生產(chǎn)的產(chǎn)品范圍很廣,從轎車到推土機(jī)。然而,金屬成型、焊接、油漆等工藝對(duì)汽車廠都是通用的。在汽車廠內(nèi)部,這些基本的工藝以不同的方式被應(yīng)用,以制造出客戶希望的產(chǎn)品。

            同樣,芯片制造也是同樣的。依此進(jìn)行4個(gè)基本操作,以產(chǎn)生特定的芯片。這些操作是薄膜、圖形化、摻雜和熱處理。下圖是一個(gè)硅柵晶體管的橫截面。它說明了如何使用這些基本的操作并依此制造一個(gè)實(shí)際的半導(dǎo)體器件。

            薄膜工藝

            薄膜工藝是在晶圓表面形成薄膜的加工工藝。

            各種技術(shù)用于二氧化硅層生長(zhǎng)和各種材料的沉積。

            通用的淀積技術(shù)是物理氣相淀積、化學(xué)氣相淀積、蒸發(fā)和濺射、分子束、外延生長(zhǎng)、分子束外延和原子層淀積。使用電鍍?cè)诟呙芏燃呻娐飞系矸e金屬化層。

            圖形化工藝

            圖形化工藝是通過一系列生產(chǎn)步驟將晶圓表面薄膜的特定部分除去工藝。從此之后,晶圓表面會(huì)留下帶有微圖形結(jié)構(gòu)的薄膜。被除去部分的可能形狀是薄膜內(nèi)的空或是殘留的島狀部分。

            圖形化工藝也被未大家熟知的廣掩模、掩模、光刻或微光刻。在晶圓制造過程中,晶體三極管、二極管、電容器和金屬層的各種物理部件在晶圓表面或表層內(nèi)構(gòu)成。

            這些部件是每次在一個(gè)掩模版上生成的,并且結(jié)合生成薄膜及去除特定部分,通過圖形化工藝過程,最終在晶圓上保留特征圖形的部分。光刻生產(chǎn)的目標(biāo)是根據(jù)電路設(shè)計(jì)的要求,生成尺寸精確的特征圖形,且在晶圓表面的位置要正確,而且與其他層的關(guān)聯(lián)也要正確。

            圖形化工藝是所有四個(gè)基本工藝中最關(guān)鍵的。圖形化工藝確定了器件的關(guān)鍵尺寸。圖形化工藝過程中的錯(cuò)誤可能造成圖形歪曲或套準(zhǔn)不好,最終可轉(zhuǎn)化為對(duì)器件的電特性產(chǎn)生影響。

            圖形的錯(cuò)位也會(huì)導(dǎo)致類似的不良結(jié)果。圖形化工藝中的另一個(gè)問題是缺陷。圖形化工藝是高科技版本的照相術(shù),只不過是在難以置信的微小尺寸小完成的。在制程中的污染物會(huì)造成缺陷。事實(shí)上由于圖形化工藝在現(xiàn)代晶圓生產(chǎn)過程中要完成30層或更多,所以污染問題將會(huì)放大。

            講述了這么多,這些步驟只是展示了集成電路的生產(chǎn)加工技術(shù),至于如何設(shè)計(jì),小編將在下回為大家介紹。



          關(guān)鍵詞: 晶圓 芯片

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();