<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > FPGA設(shè)計(jì)開發(fā)軟件ISE使用技巧之:創(chuàng)建設(shè)計(jì)工程

          FPGA設(shè)計(jì)開發(fā)軟件ISE使用技巧之:創(chuàng)建設(shè)計(jì)工程

          作者: 時(shí)間:2015-02-02 來源:網(wǎng)絡(luò) 收藏

            6.4 創(chuàng)建設(shè)計(jì)工程

          本文引用地址:http://www.ex-cimer.com/article/269335.htm

            本節(jié)將重點(diǎn)講述如何在下創(chuàng)建一個(gè)新的工程。要完成一個(gè)設(shè)計(jì),第一步要做的就是新建一個(gè)工程。具體創(chuàng)建一個(gè)工程有以下幾個(gè)步驟。

            (1)打開Project Navigator,啟動(dòng)集成環(huán)境。

            的啟動(dòng)請(qǐng)參見6.2節(jié)。

            (2)選擇“File”/“New Project”菜單項(xiàng),啟動(dòng)新建工程對(duì)話框。

            會(huì)彈出如圖6.9的對(duì)話框。

            如圖6.9所示,新建工程時(shí)需要設(shè)置工程名稱和新建工程的路徑,還要設(shè)置頂層模塊的類型,具體各個(gè)類型解釋如表6.1所示。

            

            

           

            圖6.9 新建工程對(duì)話框

            表6.1 頂層模塊類型說明

            頂層模塊類型類 型 說 明

            HDL硬件描述語(yǔ)言(Verilog或VHDL),用描述語(yǔ)言將各底層模塊連接起來

            Schematic原理圖,頂層模塊可以用原理圖將各底層模塊連接起來,比較直觀

            EDIF工業(yè)標(biāo)準(zhǔn)網(wǎng)表格式

            NGC/NGO綜合后輸出的文件格式,可以直接被NGDBuild讀取

            (3)設(shè)置工程屬性。

            啟動(dòng)新建工程對(duì)話框后,單擊“下一步”按鈕進(jìn)入工程屬性對(duì)話框設(shè)置,如圖6.10所示。

            

           

            圖6.10 設(shè)置工程屬性對(duì)話框

            如圖6.10所示,需要設(shè)置如表6.2所示內(nèi)容。

            表6.2 新建工程屬性說明

            設(shè) 置 選 項(xiàng)設(shè) 置 內(nèi) 容

            Device Family設(shè)置是哪一系列的,如Spartan3、Spartan3E、Virtex等

            Device設(shè)置的具體型號(hào),每個(gè)系列的下都有很多型號(hào),要根據(jù)實(shí)際工程中應(yīng)用的FPGA進(jìn)行選擇

            Package設(shè)置FPGA的封裝格式,如PQ208、FG456等,對(duì)不同的封裝格式,用戶在約束引腳時(shí)會(huì)有所不同

            Speed Grade設(shè)置速度等級(jí),如-4、-5、-6,數(shù)字越大速度越快

            Top-Level Module type設(shè)置頂層模塊的類型

            Synthesis Tool設(shè)置設(shè)計(jì)中采用的綜合工具,可以是Xilinx自帶的XST,如果安裝了第三方工具,也可以選擇第三方綜合工具,如Synplify/Synplify Pro等

            Simulator設(shè)置設(shè)計(jì)中采用的仿真工具,可以是ISE自帶的ISE simulator,如果安裝了第三方工具M(jìn)odelSim,也可以設(shè)置為ModelSim

            Generated Simulation

            Language如果采用ISE自帶的仿真工具ISE Simulator,利用HDL Bencher可以在圖形界面下編輯測(cè)試波形,直接生成測(cè)試激勵(lì)文件,這里是設(shè)置生成測(cè)試激勵(lì)文件的語(yǔ)言類型

            (4)為工程新建資源。

            設(shè)置完工程屬性后,單擊“下一步”按鈕,出現(xiàn)為工程新建資源的對(duì)話框,如圖6.11所示。

            新建工程時(shí)可以直接為新建的工程新建資源,單擊“New Source”按鈕會(huì)彈出新建資源的對(duì)話框,如圖6.12所示。

            這一步在新建工程時(shí)并不是必須的,如果在創(chuàng)建新的工程時(shí)沒有為工程新建資源,可以在以后設(shè)計(jì)中再新建。如果工程創(chuàng)建完畢后需要新建資源,可以選擇“Project”/“New Source”選項(xiàng),也會(huì)彈出如圖6.12所示的新建資源的對(duì)話框。

            

           

            圖6.11 為新建工程新建資源對(duì)話框 圖6.12 新建資源對(duì)話框

          fpga相關(guān)文章:fpga是什么




          關(guān)鍵詞: FPGA ISE

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();