<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> 現(xiàn)場(chǎng)可編程門陣列(fpga)

          現(xiàn)場(chǎng)可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門陣列(fpga)技術(shù)社區(qū)

          FPGA最小系統(tǒng)電路分析:高速SDRAM存儲(chǔ)器接口電路設(shè)

          • 高速SDRAM存儲(chǔ)器接口電路設(shè)計(jì)SDRAM可作為軟嵌入式系統(tǒng)的(NIOS II)的程序運(yùn)行空間,或者作為大量數(shù)據(jù)的緩沖區(qū)。SDRAM是通用的存儲(chǔ)設(shè)備,只要容量和數(shù)據(jù)位寬相同,不同公司生產(chǎn)的芯片都是兼容的。一般比較常用的SDRAM
          • 關(guān)鍵字: SDRAM  FPGA  最小系統(tǒng)  電路分析    

          FPGA最小系統(tǒng)電路分析:下載配置與調(diào)試接口電路設(shè)

          • 下載配置與調(diào)試接口電路設(shè)計(jì)FPGA是SRAM型結(jié)構(gòu),本身并不能固化程序。因此FPGA需要一片F(xiàn)lash結(jié)構(gòu)的配置芯片來(lái)存儲(chǔ)邏輯配置信息,用于進(jìn)行上電配置。以Altera公司的FPGA為例,配置芯片分為串行(EPCSx系列)和并行(EPCx系
          • 關(guān)鍵字: FPGA  最小系統(tǒng)  電路分析  下載    

          FPGA最小系統(tǒng)電路分析之FPGA管腳設(shè)計(jì)

          • FPGA管腳設(shè)計(jì)FPGA的管腳主要包括:用戶I/O(User I/O)、配置管腳、電源、時(shí)鐘及特殊應(yīng)用管腳等。其中有些管腳可有多種用途,所以在設(shè)計(jì)FPGA電路之前,需要認(rèn)真的閱讀相應(yīng)FPGA的芯片手冊(cè)。下面以Altera公司的Cyclone系
          • 關(guān)鍵字: FPGA  最小系統(tǒng)  電路分析  管腳    

          什么是FPGA最小系統(tǒng)?FPGA最小系統(tǒng)的概念

          • FPGA最小系統(tǒng)是可以使FPGA正常工作的最簡(jiǎn)單的系統(tǒng)。它的外圍電路盡量最少,只包括FPGA必要的控制電路。一般所說(shuō)的FPGA的最小系統(tǒng)主要包括:FPGA芯片、下載電路、外部時(shí)鐘、復(fù)位電路和電源。如果需要使用NIOS II軟嵌
          • 關(guān)鍵字: FPGA  最小系統(tǒng)  概念    

          FPGA技術(shù)的發(fā)展歷史和動(dòng)向

          • 1.1 FPGA技術(shù)的發(fā)展歷史和動(dòng)向1.1.1 FPGA技術(shù)的發(fā)展歷史縱觀數(shù)字集成電路的發(fā)展歷史,經(jīng)歷了從電子管、晶體管、小規(guī)模集成電路到大規(guī)模以及超大規(guī)模集成電路等不同的階段。發(fā)展到現(xiàn)在,主要有3類電子器件:存儲(chǔ)器、
          • 關(guān)鍵字: FPGA  發(fā)展    

          FPGA最小系統(tǒng)之:實(shí)例2 在Xilinx的FPGA開(kāi)發(fā)板上運(yùn)行第一個(gè)FPGA程序

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: ISE7.1i  FPGA  Xilinx  FPGA最小系統(tǒng)  

          FPGA設(shè)計(jì)經(jīng)驗(yàn)談

          • 從大學(xué)時(shí)代第一次接觸FPGA至今已有10多年的時(shí)間。至今記得當(dāng)初第一次在EDA實(shí)驗(yàn)平臺(tái)上完成數(shù)字秒表,搶答器,密碼鎖等實(shí)驗(yàn)時(shí),那個(gè)興奮勁。當(dāng)時(shí)由于沒(méi)有接觸到HDL硬件描述語(yǔ)言,設(shè)計(jì)都是在MAX+plus II原理圖環(huán)境下用74系列邏輯器件搭建起來(lái)的。
          • 關(guān)鍵字: FPGA  EDA  VHDL  Verilog  時(shí)鐘  IP核  

          如何學(xué)習(xí)FPGA?FPGA學(xué)習(xí)必備的基礎(chǔ)知識(shí)

          • FPGA已成為現(xiàn)今的技術(shù)熱點(diǎn)之一,無(wú)論學(xué)生還是工程師都希望跨進(jìn)FPGA的大門。網(wǎng)絡(luò)上各種開(kāi)發(fā)板、培訓(xùn)班更是多如牛毛,仿佛在告訴你不懂FPGA你就OUT啦。那么我們要玩轉(zhuǎn)FPGA必須具備哪些基礎(chǔ)知識(shí)呢?下面我們慢慢道來(lái)。(一
          • 關(guān)鍵字: FPGA  基礎(chǔ)知識(shí)    

          FPGA“獨(dú)孤求敗”? 架構(gòu)創(chuàng)新與工藝提升并行

          • 走在工藝領(lǐng)先前列的FPGA有些“獨(dú)孤求敗”的感覺(jué):集成度的大幅躍升,功能模塊如DSP、收發(fā)器的更上臺(tái)階,通過(guò)集成A...
          • 關(guān)鍵字: FPGA  架構(gòu)創(chuàng)新  工藝提升  

          基于FPGA的高速加密卡設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要 為增強(qiáng)數(shù)據(jù)信息的安全性,設(shè)計(jì)了一種基于FPGA的高性能加密卡。該加密卡通過(guò)PCI Express總線與主機(jī)通信,由FPGA芯片內(nèi)置的Nios ll軟核處理器和PCI—E硬核分別實(shí)現(xiàn)控制器模塊與通信接口模塊功能;采用SM1、R
          • 關(guān)鍵字: FPGA  加密卡    

          三國(guó)殺之FPGA與ASIC、DSP全面大比拼

          • 在相當(dāng)長(zhǎng)的一段時(shí)間內(nèi),F(xiàn)PGA、ASIC、DSP三者不同的技術(shù)特征造就了它們不同的應(yīng)用領(lǐng)域,DSP在數(shù)字信號(hào)方面是絕對(duì)的霸主,ASIC是專業(yè)定制領(lǐng)域的牛人,而FPGA由于其價(jià)格高、功耗大,主要用于ASIC前端驗(yàn)證和一些高端領(lǐng)域,在DSP和ASIC面前絕對(duì)屬于小弟。
          • 關(guān)鍵字: FPGA  ASIC  DSP  處理器  信號(hào)處理  

          運(yùn)用智能的調(diào)試和綜合技術(shù)隔離FPGA設(shè)計(jì)中的錯(cuò)誤

          • 如果您的FPGA設(shè)計(jì)無(wú)法綜合或者沒(méi)能按預(yù)期在開(kāi)發(fā)板上正常工作,原因往往不明,要想在數(shù)以千計(jì)的RTL和約束源文件中找出故障根源相當(dāng)困難,而且很多這些文件還可能是其他設(shè)計(jì)人員編寫的??紤]到FPGA設(shè)計(jì)迭代和運(yùn)行時(shí)間的
          • 關(guān)鍵字: FPGA  調(diào)試  隔離    

          玩轉(zhuǎn)FPGA必備基礎(chǔ)

          • 通過(guò)論壇里如火如荼的FPGA DIY活動(dòng)就能看出來(lái)FPGA必然是現(xiàn)今的技術(shù)熱點(diǎn)之一。無(wú)論學(xué)生還是工程師都希望跨進(jìn)FPGA的大門。網(wǎng)絡(luò)上各種開(kāi)發(fā)板、培訓(xùn)班更是多如牛毛,仿佛在告訴你不懂FPGA你就OUT啦。那么我們要玩轉(zhuǎn)FPGA必須具備哪些基礎(chǔ)知識(shí)呢?下面我們慢慢道來(lái)。
          • 關(guān)鍵字: FPGA  HDL  Altera  Xilinx  DIY  

          如何在FPGA和ASIC設(shè)計(jì)中結(jié)合高速USB功能

          • 通用串行總線已經(jīng)很普遍了,這是由于其使用簡(jiǎn)單,隨插即用,并具有魯棒性的優(yōu)點(diǎn)。USB已經(jīng)找到了進(jìn)入曾經(jīng)使用串口...
          • 關(guān)鍵字: FPGA  ASIC設(shè)計(jì)  高速USB功能  

          基于FPGA的司機(jī)眼球跟蹤疲勞檢測(cè)報(bào)警系統(tǒng)

          • 摘要:本系統(tǒng)是針對(duì)現(xiàn)有市場(chǎng)上銷售的車輛多注重于事故發(fā)生時(shí)對(duì)人身安全的保障(如安全氣囊等),忽略了防范事故于未然的考慮而提出的?;贔PGA的司機(jī)眼球跟蹤疲勞報(bào)警系統(tǒng)可以很好的解決上述問(wèn)題,且相較于傳統(tǒng)的DSP實(shí)
          • 關(guān)鍵字: FPGA  眼球跟蹤  疲勞檢測(cè)  報(bào)警系統(tǒng)    
          共6407條 180/428 |‹ « 178 179 180 181 182 183 184 185 186 187 » ›|

          現(xiàn)場(chǎng)可編程門陣列(fpga)介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門陣列(fpga)!
          歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();