<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 現(xiàn)場可編程門陣列(fpga)

          Altera演示Cavium OCTEON?多核處理器的Interlaken互聯(lián)

          • Altera公司 (NASDAQ: ALTR)日前宣布,Stratix? V FPGA的Interlaken知識產(chǎn)權(quán)(IP)內(nèi)核實(shí)現(xiàn)了與Cavium OCTEON多核處理器的互操作。這一成功的工作保證了芯片至芯片前端互聯(lián),更方便OEM做出器件選擇決定。
          • 關(guān)鍵字: Altera  以太網(wǎng)  FPGA  

          基于FPGA 的ARM 并行總線研究與仿真

          • 摘要:通過EP2C20Q240 器件和LPC2478 處理器,研究ARM 應(yīng)用系統(tǒng)外部并行總線的工作原理和時序特性,以及在FPGA 中 ...
          • 關(guān)鍵字: FPGA  ARM  并行總線    

          架構(gòu)創(chuàng)新持續(xù)提升FPGA的性能與功耗水準(zhǔn)

          • 編者按:近日,All Programmable FPGA、SoC 和 3D IC 的領(lǐng)先企業(yè)賽靈思公司(Xilinx)宣布,延續(xù) 28nm工藝創(chuàng)新,投片可編程邏輯器件(PLD)行業(yè)首款20nm All Programmable器件;發(fā)布行業(yè)第一個ASIC級可編程架構(gòu)UltraScale。這些發(fā)布的背景和意義是什么?
          • 關(guān)鍵字: Xilinx  FPGA  ASIC  201308  

          基于FPGA的ARM并行總線研究與仿真

          • 0 引言在數(shù)字系統(tǒng)的設(shè)計(jì)中,F(xiàn)PGA+ARM 的系統(tǒng)架構(gòu)得到了越來越廣泛的應(yīng)用,F(xiàn)PGA 主要實(shí)現(xiàn)高速數(shù)據(jù)的處理;ARM 主要實(shí)現(xiàn)系統(tǒng)的流程控制.人機(jī)交互.外部通信以及FPGA 控制等功能.I2C.SPI 等串行總線接口只能實(shí)現(xiàn)FPGA 和AR
          • 關(guān)鍵字: FPGA  ARM  并行總線  仿真    

          蘋果16/14nm恐分散下單 里昂:臺積仍能占6成

          •   蘋果于23日美國股市收盤后揭露2013會計(jì)年度Q3(4~6月)財報,單季營收微幅年增0.86%來到353.23億美元,優(yōu)于分析師預(yù)期,也激勵蘋果盤后大漲4%。而隨著蘋果歷經(jīng)近半年的沉潛后,包括低價版iPhone、iPhone 5S、iPhone 6等新品都將于今年下半年起陸續(xù)推出,也讓市場對晶圓代工龍頭臺積電(2330)在搶得蘋果20奈米AP處理器訂單后,于下一世代的16/14奈米制程可以吃到多少蘋果訂單,更為關(guān)注。外資里昂(CLSA)即出具最新報告指出,臺積仍能吃下60%蘋果16/14奈米制程訂單;
          • 關(guān)鍵字: 蘋果  FPGA  

          TD-SCDMA中CRC的DSP實(shí)現(xiàn)

          • 摘要:針對生成CRC多采用移位寄存器不易于DSP實(shí)現(xiàn)和實(shí)時性差的問題,提出固定寄存器的實(shí)現(xiàn)方法。該方法由標(biāo)志位和移位算法組成,利用高性能DSP特殊指令實(shí)現(xiàn),具有程序小,速度快的優(yōu)點(diǎn),可應(yīng)用于3G、4G通信系統(tǒng)中。
          • 關(guān)鍵字: TD-SCDMA  CRC  DSP  寄存器  FPGA  201308  

          賽靈思基于FPGA平臺的PFM電機(jī)控制方案有何優(yōu)勢?

          • 據(jù)了解,目前大多數(shù)工業(yè)電機(jī)控制采用的是基于MCU或DSP平臺的PWM算法,而這一類方案都會帶來不可避免的EMI問題,此外還經(jīng)常會有能效不高和時延較長等問題的出現(xiàn)。PFM在理論上是一種比PWM更好的電機(jī)控制算法,因?yàn)樗?/li>
          • 關(guān)鍵字: FPGA  PFM  賽靈思  電機(jī)控制    

          基于MPC92433的高頻時鐘電路的設(shè)計(jì)

          • 摘要:提出一種高頻時鐘電路的設(shè)計(jì)方案。利用一款先進(jìn)的可編程時鐘合成器MPC92433,基于FPGA的控制,實(shí)現(xiàn)4對LVDS信號輸出。系統(tǒng)經(jīng)過測試,輸出時鐘信號頻率達(dá)到1 GHz,可以廣泛應(yīng)用到各種數(shù)字電路設(shè)計(jì)中。
            關(guān)鍵詞:
          • 關(guān)鍵字: MPC92433  高頻時鐘  I2C  FPGA  

          萊迪思半導(dǎo)體和FUTURE ELECTRONICS簽署全球代理協(xié)議

          • 日前萊迪思半導(dǎo)體公司(NASDAQ: LSCC)和全球電子元器件代理的領(lǐng)導(dǎo)者和創(chuàng)新者Future Electronics宣布簽署一項(xiàng)全球代理協(xié)議。根據(jù)協(xié)議,F(xiàn)uture Electronics獲得授權(quán)在全球范圍內(nèi)銷售萊迪思所有產(chǎn)品系列的創(chuàng)新型低功耗、低成本FPGA、CPLD和可編程電源管理設(shè)計(jì)解決方案。
          • 關(guān)鍵字: 萊迪思  Future  FPGA  

          Lattice和Microsemi選擇同一代理,互補(bǔ)FPGA中低密度市場

          • 7月10日前后,F(xiàn)PGA業(yè)的兩家小廠商——萊迪思(Lattice)和美高森美(Microsemi)不約而同地發(fā)布消息,宣布與富昌電子(Future Electronics)公布全球分銷協(xié)議。 Microsemi和Lattice都定位中低密度市場。一家代理商,如何代理兩家公司產(chǎn)品呢?是否兩家公司想聯(lián)合起來,共同打拼中低密度FPGA市場? “在較高層面上,美高森美和Lattice有些相似,”美高森美SoC產(chǎn)品市場總監(jiān)Shakeel Peera指出,&ldqu
          • 關(guān)鍵字: FPGA  中低密度  

          基于FPGA的車道偏離預(yù)警系統(tǒng)的設(shè)計(jì)

          • 摘要:介紹了一種以FPGA芯片為核心,基于數(shù)字圖像處理技術(shù)和SOPC技術(shù)的車道偏離預(yù)警系統(tǒng)實(shí)現(xiàn)方案。系統(tǒng)通過CCD攝像頭完成車輛前方圖像的采集,利用Hough變換實(shí)現(xiàn)車道檢測,利用邊緣檢測函數(shù)完成偏離預(yù)警的功能。系統(tǒng)
          • 關(guān)鍵字: FPGA  車道  預(yù)警系統(tǒng)    

          FPGA設(shè)計(jì)小Tips:如何正確使用FPGA的時鐘資源

          • 把握DCM、PLL、PMCD和MMCM知識是穩(wěn)健可靠的時鐘設(shè)計(jì)策略的基礎(chǔ)。賽靈思在其FPGA中提供了豐富的時鐘資源,大多數(shù)設(shè)計(jì)人員在他們的FPGA設(shè)計(jì)中或多或少都會用到。不過對FPGA設(shè)計(jì)新手來說,什么時候用DCM、PLL、PMCD和MM
          • 關(guān)鍵字: FPGA  Tips  時鐘  資源    

          NI FlexRIO適配器模塊系列總數(shù)增至20個以上

          • 美國國家儀器有限公司(National Instruments,簡稱NI)將其NI FlexRIO(基于FPGA的可重配置I/ O產(chǎn)品系列)擴(kuò)展至20多個模塊。 六個新的適配器模塊添加包括數(shù)字化儀、信號生成以及IF和RF收發(fā)儀功能的I/O。
          • 關(guān)鍵字: NI  FPGA  FlexRIO  適配器  

          專家支招:FPGA與多核CPU使嵌入式設(shè)計(jì)更靈活

          • 隨著嵌入式器件在過去數(shù)十年來的爆炸性成長,使得硬件組件及軟件工具都有顯著的改善。雖然有著這種成長與創(chuàng)新,但傳統(tǒng)嵌入式系統(tǒng)的設(shè)計(jì)方法卻少有進(jìn)步,并逐漸變成一種障礙。有鑒于新標(biāo)準(zhǔn)與協(xié)議的快速發(fā)展,以及對產(chǎn)
          • 關(guān)鍵字: FPGA  CPU    多核    

          FPGA工程師手記:FPGA系統(tǒng)設(shè)計(jì)黃金法則

          • 不管你是一名邏輯設(shè)計(jì)師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號完整性和其他的一些關(guān)鍵
          • 關(guān)鍵字: FPGA  工程師  系統(tǒng)設(shè)計(jì)    
          共6407條 181/428 |‹ « 179 180 181 182 183 184 185 186 187 188 » ›|

          現(xiàn)場可編程門陣列(fpga)介紹

          您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
          歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條

          熱門主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();