<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> asic-to-fpga

          NVIDIA選擇多部Agilent 93000 Pin Scale系統(tǒng)進(jìn)行SOC測試

          • --通過這一投資,NVIDIA可以滿足不斷增長的圖形處理器單元和PC平臺芯片組需求-- 安捷倫科技公司日前宣布,全球著名的圖片處理器技術(shù)領(lǐng)導(dǎo)者—NVIDIA公司(NASDAQ: NVDA)已經(jīng)購買多部Agilent 93000 Pin Scale系統(tǒng),對圖形處理器單元(GPUs)及介質(zhì)和通信處理器進(jìn)行生產(chǎn)測試。新購買的Pin Scale系統(tǒng)擴(kuò)大了NVIDIA的生產(chǎn)測試能力,此外,這些系統(tǒng)能夠與NVIDIA已安裝的93000相互兼容,為測試資源提供了最大的靈
          • 關(guān)鍵字: 工業(yè)控制  SoC  ASIC  工業(yè)控制  

          NVIDIA選擇Agilent93000進(jìn)行SOC測試

          • --通過這一投資,NVIDIA可以滿足不斷增長的圖形處理器單元和PC平臺芯片組需求-- 安捷倫科技公司日前宣布,全球著名的圖片處理器技術(shù)領(lǐng)導(dǎo)者—NVIDIA公司(NASDAQ: NVDA)已經(jīng)購買多部Agilent 93000 Pin Scale系統(tǒng),對圖形處理器單元(GPUs)及介質(zhì)和通信處理器進(jìn)行生產(chǎn)測試。新購買的Pin Scale系統(tǒng)擴(kuò)大了NVIDIA的生產(chǎn)測試能力,此外,這些系統(tǒng)能夠與NVIDIA已安裝的93000相互兼容,為測試資源提供了最大的靈
          • 關(guān)鍵字: 測試  SoC  ASIC  

          XILINX 推出下一代 VIRTEX FPGA

          • 新系列通過為高性能 DSP、嵌入式和串行連接性應(yīng)用領(lǐng)域提供功能強(qiáng)大的系統(tǒng)級解決方案,進(jìn)一步推動 FPGA 進(jìn)軍價值 220 億美元的 ASIC/ASSP 市場 在Globalpress 2006 全球電子峰會上,可編程邏輯解決方案全球領(lǐng)先供應(yīng)商及 FPGA 發(fā)明廠商賽靈思公司 (NASDAQ:XLNX)展示了其 65nm 工藝新一代 Virtex™
          • 關(guān)鍵字: VIRTEX  FPGA  XILINX  模擬技術(shù)  

          XILINX推出下一代 VIRTEX FPGA

          • 新系列通過為高性能 DSP、嵌入式和串行連接性應(yīng)用領(lǐng)域提供功能強(qiáng)大的系統(tǒng)級解決方案,進(jìn)一步推動 FPGA 進(jìn)軍價值 220 億美元的 ASIC/ASSP 市場 在Globalpress 2006 全球電子峰會上,可編程邏輯解決方案全球領(lǐng)先供應(yīng)商及 FPGA 發(fā)明廠商賽靈思公司 (NASDAQ:XLNX)展示了其 65nm 工藝新一代 Virtex™
          • 關(guān)鍵字: FPGA  VIRTEX  XILINX  模擬技術(shù)  

          ASIC原型構(gòu)建:是做還是買?

          •  隨著數(shù)字集成電路(IC)的設(shè)計變得更加復(fù)雜,驗證其功能的工作也越來越復(fù)雜了。在能被設(shè)計的門電路數(shù)量和能在合理時間內(nèi)被驗證的門電路數(shù)量之間一直存在差距,而這些年來,EDA 廠商們在縮小這種差距方面幾乎無所作為。 要 點   ●加快的速度是RTL仿真的10至 50倍。    ●新仿真方法的速度是RTL仿真的1000至5000倍。    ●FPGA原型的速度可以達(dá)到 RTL仿真的10,000倍。    ●EDA廠商目前提供可簡化構(gòu)建原型的分
          • 關(guān)鍵字: ASIC  構(gòu)建  原型  

          利用APTIX MP3C和Spartan-IIE FPGA實現(xiàn)數(shù)據(jù)系統(tǒng)的

          • 隨著數(shù)字電路設(shè)計的規(guī)模及復(fù)雜程度的提高,對其進(jìn)行測試試驗證所花費的時間和費用也隨之提高,所以減少測試驗證成本是當(dāng)前數(shù)字電路設(shè)計的關(guān)鍵。
          • 關(guān)鍵字: Spartan-IIE  APTIX  MP3C  FPGA    

          基于FPGA的高級數(shù)據(jù)加密AES中的字節(jié)替換設(shè)計

          • 介紹AES中的字節(jié)替換算法原理并闡述基于FPGA的設(shè)計和實現(xiàn)。為了提高系統(tǒng)工作速度,在設(shè)計中應(yīng)用了流水線技術(shù)。
          • 關(guān)鍵字: FPGA  AES  數(shù)據(jù)加密  字節(jié)    

          Altium一體化設(shè)計消除FPGA到PCB障礙

          •       Altium宣布Altium 公司的最新一體化電子產(chǎn)品開發(fā)系統(tǒng)Altium Designer 6.0 極大地增強(qiáng)了FPGA-PCB 協(xié)同設(shè)計的能力,工程師可以充分利用FPGA 作為系統(tǒng)平臺,而且簡化大型FPGA 與物理PCB 平臺的集成。       雖然人們早就認(rèn)識到了FPGA 給邏輯
          • 關(guān)鍵字: Altium  FPGA  PCB  PCB  電路板  

          BittWare用FPGA實現(xiàn)I/O開關(guān)量大于5Gbps

          •   BittWare是混合(DSP和FPGA)電路板級方案供應(yīng)商,日前該公司采用ADI的TigerSHARC及Altera的FPGA技術(shù),推出ATLANTiS Rev 2.0(新TigerSHARC使用的高級傳輸鏈路架構(gòu))、I/O切換和處理器件。   ATLANTiS采用FPGA實現(xiàn),便于板外I/O通訊路由和處理,允許系統(tǒng)設(shè)計師們設(shè)置并動態(tài)連接。所有輸入和輸出均通過ATLANTiS進(jìn)行路由,每簇通信量大于5GBps。ATLANTiS集成了DSP、PCI橋、PMC接口和I/O外設(shè)及板載F
          • 關(guān)鍵字: 5Gbps  BittWare  FPGA  I/O  

          用FPGA控制CLC5958型A/D轉(zhuǎn)換器實現(xiàn)的高速PCI數(shù)據(jù)采集卡

          多處理器系統(tǒng)芯片設(shè)計:IP重用和嵌入式SOC開發(fā)的邏輯方法

          • Tensilica公司總裁兼CEO Chris Rowen博士 硅芯片技術(shù)的飛速發(fā)展給SOC設(shè)計帶來新的危機(jī)。為了保持產(chǎn)品的競爭力,新的通信產(chǎn)品、消費產(chǎn)品和計算機(jī)產(chǎn)品設(shè)計必須在功能、可靠性和帶寬方面有顯著增長,而在成本和功耗方面有顯著的下降。 與此同時,芯片設(shè)計人員面臨的壓力是在日益減少的時間內(nèi)設(shè)計開發(fā)更多的復(fù)雜硬件系統(tǒng)。除非業(yè)界在SOC設(shè)計方面采取一種更加有效和更加靈活的方法,否則投資回報障礙對許多產(chǎn)品來說就簡直太高了。半導(dǎo)體設(shè)計和電子產(chǎn)品發(fā)明的全球性步伐將會放緩。 SOC設(shè)計團(tuán)隊會面臨一系列嚴(yán)峻
          • 關(guān)鍵字: Tensilica  SoC  ASIC  

          Avago嵌入式SerDes通道ASIC突破2500萬

          • Avago Technologies近日宣布,該公司為存儲、企業(yè)計算機(jī)和網(wǎng)絡(luò)設(shè)備制造商提供的嵌入式串行/解串(SerDes, Serializer/Deserializer)通道專用芯片(ASIC, Application Specific Integrated Circuit)的出貨量已經(jīng)突破2500萬。Avago Technologies嵌入式SerDes IP (intellectual proper
          • 關(guān)鍵字: ASIC  Avago  SerDes  嵌入式  

          采用FPGA的低功耗系統(tǒng)設(shè)計

          •   結(jié)合采用低功耗元件和低功耗設(shè)計技術(shù)在目前比以往任何時候都更有價值。隨著元件集成更多功能,并越來越小型化,對低功耗的要求持續(xù)增長。當(dāng)把可編程邏輯器件用于低功耗應(yīng)用時,限制設(shè)計的低功耗非常重要。本文將討論減小動態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說明如何使功耗最小化。    功耗的三個主要來源是啟動、待機(jī)和動態(tài)功耗。器件上電時產(chǎn)生的相關(guān)電流即是啟動電流;待機(jī)功耗又稱作靜態(tài)功耗,是電源開啟但I(xiàn)/O上沒有開關(guān)活動時器件的功耗;動態(tài)功耗是指器件正常工作時的功耗。    啟動電流因器件而異
          • 關(guān)鍵字: FPGA  嵌入式  消費電子  

          聯(lián)華選擇Agilent 93000 SOC測試儀

          • --全球領(lǐng)先的半導(dǎo)體專工廠采用93000進(jìn)行高速數(shù)字信號和混合信號測試-- 安捷倫科技日前宣布,聯(lián)華電子已經(jīng)購買一部Agilent 93000 SOC系列測試儀,進(jìn)行基于結(jié)構(gòu)的高速數(shù)字信號和混合信號測試。聯(lián)華電子將使用93000測試計算設(shè)備、PC和游戲控制臺使用的大容量復(fù)雜SOC。93000系列能夠擴(kuò)容及測試廣泛的一系列應(yīng)用,幫助聯(lián)華電子降低測試成本,加快其客戶的產(chǎn)品開發(fā)周期。 “Agilent 93000提供了混合信號結(jié)構(gòu)測試解決方案,并兼容廣大客戶的高端模塊核心。聯(lián)華電子
          • 關(guān)鍵字: 聯(lián)華  SoC  ASIC  

          賽普拉斯PSoC(tm)被任天堂選用

          • 可編程System-on-Chip(產(chǎn)品可減少開發(fā)時間與成本,有助任天堂的價格點降至100美元以下 日前,賽普拉斯半導(dǎo)體公司 (Cypress Semiconductor ) 宣布全球互動娛樂領(lǐng)域的領(lǐng)導(dǎo)者任天堂公司 (Nintendo Co., Ltd.) 選用其PSoC((可編程單片系統(tǒng))混合信號陣列,為廣受歡迎的全新便攜式游戲機(jī)Game Boy(r) Micro采用。 任天堂采用PSoC器件來管理Gam
          • 關(guān)鍵字: 賽普拉斯  SoC  ASIC  
          共6779條 441/452 |‹ « 439 440 441 442 443 444 445 446 447 448 » ›|

          asic-to-fpga介紹

          您好,目前還沒有人創(chuàng)建詞條asic-to-fpga!
          歡迎您創(chuàng)建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          ASIC-to-FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();