asic-to-fpga 文章 進入asic-to-fpga技術(shù)社區(qū)
多處理器系統(tǒng)芯片設計:IP重用和嵌入式SOC開發(fā)的邏輯方法
- Tensilica公司總裁兼CEO Chris Rowen博士 硅芯片技術(shù)的飛速發(fā)展給SOC設計帶來新的危機。為了保持產(chǎn)品的競爭力,新的通信產(chǎn)品、消費產(chǎn)品和計算機產(chǎn)品設計必須在功能、可靠性和帶寬方面有顯著增長,而在成本和功耗方面有顯著的下降。 與此同時,芯片設計人員面臨的壓力是在日益減少的時間內(nèi)設計開發(fā)更多的復雜硬件系統(tǒng)。除非業(yè)界在SOC設計方面采取一種更加有效和更加靈活的方法,否則投資回報障礙對許多產(chǎn)品來說就簡直太高了。半導體設計和電子產(chǎn)品發(fā)明的全球性步伐將會放緩。 SOC設計團隊會面臨一系列嚴峻
- 關(guān)鍵字: Tensilica SoC ASIC
采用FPGA的低功耗系統(tǒng)設計
- 結(jié)合采用低功耗元件和低功耗設計技術(shù)在目前比以往任何時候都更有價值。隨著元件集成更多功能,并越來越小型化,對低功耗的要求持續(xù)增長。當把可編程邏輯器件用于低功耗應用時,限制設計的低功耗非常重要。本文將討論減小動態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說明如何使功耗最小化。 功耗的三個主要來源是啟動、待機和動態(tài)功耗。器件上電時產(chǎn)生的相關(guān)電流即是啟動電流;待機功耗又稱作靜態(tài)功耗,是電源開啟但I/O上沒有開關(guān)活動時器件的功耗;動態(tài)功耗是指器件正常工作時的功耗。 啟動電流因器件而異
- 關(guān)鍵字: FPGA 嵌入式 消費電子
聯(lián)華選擇Agilent 93000 SOC測試儀
- --全球領先的半導體專工廠采用93000進行高速數(shù)字信號和混合信號測試-- 安捷倫科技日前宣布,聯(lián)華電子已經(jīng)購買一部Agilent 93000 SOC系列測試儀,進行基于結(jié)構(gòu)的高速數(shù)字信號和混合信號測試。聯(lián)華電子將使用93000測試計算設備、PC和游戲控制臺使用的大容量復雜SOC。93000系列能夠擴容及測試廣泛的一系列應用,幫助聯(lián)華電子降低測試成本,加快其客戶的產(chǎn)品開發(fā)周期。 “Agilent 93000提供了混合信號結(jié)構(gòu)測試解決方案,并兼容廣大客戶的高端模塊核心。聯(lián)華電子
- 關(guān)鍵字: 聯(lián)華 SoC ASIC
高性能ASIC和微處理器供電電源
- 今天的高性能ASIC和微處理器芯片消耗的功率可超過150瓦。對于1 V~1.5 V的供電電壓,這些器件所需要的電流可輕易超過100 A。通過采用多相直流/直流轉(zhuǎn)換器,為此類器件供電的任務可變得更容易處理。 目前,可擴展控制器允許設計人員為特定的直流/直流轉(zhuǎn)換器選擇所需要的相數(shù)。可擴展性還允許幾個控制器同步并聯(lián)使用。電路板上基于PLL 技術(shù)的時鐘發(fā)生器為控制器同步提供了支持。 表1 根據(jù)設計所使用的相數(shù),比較同步降壓調(diào)節(jié)器設計的關(guān)鍵參數(shù)。圖中的例子為12V~1.2V 100A降壓調(diào)節(jié)器 圖1
- 關(guān)鍵字: 供電電源 ASIC 微處理 模擬IC 電源
Coware助力國內(nèi)SoC設計
- 隨著SoC設計的發(fā)展,ESL(電子系統(tǒng)級)設計成為大家關(guān)注的焦點。ESL設計是能夠讓SoC設計工程師以緊密耦合方式開發(fā)、優(yōu)化和驗證復雜系統(tǒng)架構(gòu)和嵌入式軟件的一套方法學。業(yè)內(nèi)許多電子產(chǎn)品和器件制造商正在將他們的設計轉(zhuǎn)向ESL,他們認為,這是唯一能夠管理如今產(chǎn)品中日益復雜的硬件和嵌入式軟件的方法。 Coware公司是領先的ESL軟件工具和服務的供應商,他們提供的技術(shù)和服務能夠創(chuàng)建電子系統(tǒng)的算法和架構(gòu)模型,使客戶能夠及早對系統(tǒng)進行評估和優(yōu)化,并順利地進行軟件開發(fā)和硬件實現(xiàn)。Coware主要提供4個方面的ESL工
- 關(guān)鍵字: Coware SoC ASIC
ARM加快基于AMBA3AXI的SoC產(chǎn)品上市時間
- AMBA BusMatrix和AMBA Designer技術(shù)令復雜SoC設計的關(guān)鍵階段得以實現(xiàn)自動化和簡化 ARM 公司在于加利福尼亞州圣塔克萊拉市舉行的第二屆ARM開發(fā)者年度大會上發(fā)布了用于嵌入式系統(tǒng)設計的ARM AMBA? BusMatrixTM和AMBA DesignerTM產(chǎn)品。AMBA BusMatrix互連使得系統(tǒng)架構(gòu)師能夠?qū)π阅苓M行最優(yōu)化,AMBA Designer工具則對子系統(tǒng)的快速配置提供了可能。 AMBA&
- 關(guān)鍵字: ARM SoC ASIC
基于FPGA的毫米波多目標信號形成技術(shù)的研究
- 毫米波多目標信號發(fā)生器通過模擬的方法產(chǎn)生多種類型高精度的雷達多目標回波信號,在實際雷達系統(tǒng)前端不具備的條件下對雷達系統(tǒng)后級進行調(diào)試,便于制導武器的性能測試,大大加快新武器的研制進程。毫米波多目標信號產(chǎn)生的關(guān)鍵是要求回波信號距離分辨率極高,常規(guī)的多目標信號產(chǎn)生方法如使用數(shù)字延時線產(chǎn)生多目標之間的延時,其控制不靈活,并且有些延時線需要接ECL電源,使用不方便也增加了設計的復雜度。使用分立元件實現(xiàn)延時則使電路元件過多,電路的穩(wěn)定性及延時的精確性也會大大降低。本文介紹一種新的產(chǎn)生毫米波雷達模擬器的多目標信號的方法
- 關(guān)鍵字: FPGA
FPGA 設計的四種常用思想與技巧
- 本文討論的四種常用FPGA/CPLD設計思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD 邏輯設計的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設計思想能在FPGA/CPLD設計工作種取得事半功倍的效果。 FPGA/CPLD的設計思想與技巧是一個非常大的話題,由于篇幅所限,本文僅介紹一些常用的設計思想與技巧,包括乒乓球操作、串并轉(zhuǎn)換、流水線操作和數(shù)據(jù)接口的同步方法。希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導日后的設計工作,將取得事半功倍的效果! 乒乓操作
- 關(guān)鍵字: FPGA 嵌入式
大型設計中FPGA的多時鐘策略
- 利用FPGA 實現(xiàn)大型設計時,可能需要FPGA 具有以多個時鐘運行的多重數(shù)據(jù)通路,這種多時鐘FPGA 設計必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數(shù)、異步時鐘設計和時鐘/數(shù)據(jù)關(guān)系。設計過程中最重要的一步是確定要用多少個不同的時鐘,以及如何進行布線,本文將對這些設計策略深入闡述。 FPGA 設計的第一步是決定需要什么樣的時鐘速率,設計中最快的時鐘將確定FPGA 必須能處理的時鐘速率。最快時鐘速率由設計中兩個觸發(fā)器之間一個信號的傳輸時間P 來決定,如果P 大于時鐘周期T,則當信號在一個觸發(fā)
- 關(guān)鍵字: FPGA 嵌入式
自適應算術(shù)編碼的FPGA實現(xiàn)
- 算術(shù)編碼是一種無失真的編碼方法,能有效地壓縮信源冗余度,屬于熵編碼的一種。算術(shù)編碼的一個重要特點就是可以按分數(shù)比特逼近信源熵,突破了Haffman編碼每個符號只不過能按整數(shù)個比特逼近信源熵的限制。對信源進行算術(shù)編碼,往往需要兩個過程,第一個過程是建立信源概率表,第二個過程是對信源發(fā)出的符號序列進行掃描編碼。而自適應算術(shù)編碼在對符號序列進行掃描的過程中,可一次完成上述兩個過程,即根據(jù)恰當?shù)母怕使烙嬆P秃彤斍胺栃蛄兄懈鞣柍霈F(xiàn)的頻率,自適應地調(diào)整各符號的概率估計值,同時完成編碼。盡管從編碼效率上看不如已
- 關(guān)鍵字: FPGA 嵌入式
asic-to-fpga介紹
您好,目前還沒有人創(chuàng)建詞條asic-to-fpga!
歡迎您創(chuàng)建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473