<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> asic-to-fpga

          FPGA芯片APA150及其應(yīng)用

          • 文章介紹了APA150的主要特點(diǎn)、內(nèi)部結(jié)構(gòu)、主要性能參數(shù),給出了APA150在通信系統(tǒng)設(shè)計(jì)中的應(yīng)用實(shí)例。
          • 關(guān)鍵字: FPGA  APA  150  芯片    

          基于FPGA的快速傅立葉變換

          • 在對(duì)FFT(快速傅立葉變換)算法進(jìn)行研究的基礎(chǔ)上,描述了用FPGA實(shí)現(xiàn)FFT的方法,并對(duì)其中的整體結(jié)構(gòu)、蝶形單元及性能等進(jìn)行了分析。
          • 關(guān)鍵字: FPGA  傅立葉變換    

          異步FIFO結(jié)構(gòu)及FPGA設(shè)計(jì)

          • 首先介紹異步FIFO的概念、應(yīng)用及其結(jié)構(gòu),然后分析實(shí)現(xiàn)異步FIFO的難點(diǎn)問(wèn)題及其解決辦法;在傳統(tǒng)設(shè)計(jì)的基礎(chǔ)上提出一種新穎的電路結(jié)構(gòu)并對(duì)其進(jìn)行綜合仿真和FPGA實(shí)現(xiàn)。
          • 關(guān)鍵字: FIFO  FPGA    

          3-DES算法的FPGA高速實(shí)現(xiàn)

          • 介紹3-DES算法的概要;以Xilinx公司SPARTANII結(jié)構(gòu)的XC2S100為例,闡述用FPGA高速實(shí)現(xiàn)3-DES算法的設(shè)計(jì)要點(diǎn)及關(guān)鍵部分的設(shè)計(jì)。
          • 關(guān)鍵字: FPGA  DES  算法  高速實(shí)現(xiàn)    

          基于CPLD/FPGA的半整數(shù)分頻器的設(shè)計(jì)

          • 簡(jiǎn)要介紹了CPLD/FPGA器件的特點(diǎn)和應(yīng)用范圍,并以分頻比為2.5的半整數(shù)分頻器的設(shè)計(jì)為例,介紹了在MAX+plus II開(kāi)發(fā)軟件下,利用VHDL硬件描述語(yǔ)言以及原理圖的輸入方式來(lái)設(shè)計(jì)數(shù)字邏輯電路的過(guò)程和方法。
          • 關(guān)鍵字: CPLD  FPGA  整數(shù)  分頻器    

          基于FPGA的總線型LVDS通信系統(tǒng)設(shè)計(jì)

          • 本文介紹一種基于總線型LVDS的通信系統(tǒng)方案,以及利用FPGA芯片實(shí)現(xiàn)系統(tǒng)核心模塊的設(shè)計(jì)方法。
          • 關(guān)鍵字: FPGA  LVDS  總線  通信    

          基于FPGA的多路模擬量、數(shù)字量采集與處理系統(tǒng)

          • 提出一種基于FPGA技術(shù)的多路模擬量、數(shù)字量采集與處理系統(tǒng)的設(shè)計(jì)方案,分析整個(gè)系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部硬件資源的劃分和軟件的設(shè)計(jì)方案等。
          • 關(guān)鍵字: FPGA  多路  模擬量  數(shù)字量采集    

          固定幾何結(jié)構(gòu)的FFT算法及其FPGA實(shí)現(xiàn)

          • 固定幾何結(jié)構(gòu)的FFT算法及其FPGA實(shí)現(xiàn)。
          • 關(guān)鍵字: FPGA  FFT  幾何  算法    

          基于FPGA的高速高精度頻率測(cè)量的研究

          • 本文介紹的測(cè)頻方法,不僅消除了直接測(cè)頻方法中對(duì)測(cè)量頻率需要采用分段測(cè)試的局際,而且在整個(gè)測(cè)試頻段內(nèi)能夠保持高精度不變。
          • 關(guān)鍵字: FPGA  高精度  頻率  量的研究    

          PSD813F2在FPGA配置中的應(yīng)用

          • 可編程外圍器件PSD應(yīng)用于單片機(jī)系統(tǒng)后,簡(jiǎn)化了單片機(jī)外圍電路的設(shè)計(jì),增加了系統(tǒng)的可靠性;利用PSD與單片機(jī)組成的系統(tǒng),通過(guò)計(jì)算機(jī)串口對(duì)FPGA進(jìn)行實(shí)時(shí)在線編程、仿真和配置。
          • 關(guān)鍵字: 813F  FPGA  PSD  813    

          用PowerPC860實(shí)現(xiàn)FPGA配置

          • 介紹如何用PowerPC860(MPC860)進(jìn)行FPGA(Xilinx的Virtex-II系列)的配置;給出進(jìn)行FPGA配置所需的詳細(xì)時(shí)序圖和原理圖。
          • 關(guān)鍵字: PowerPC  FPGA  860    

          利用FPGA實(shí)現(xiàn)MMC2107與SDRAM接口設(shè)計(jì)

          • 介紹基于現(xiàn)場(chǎng)可編程門陣列(FPGA),利用VHDL語(yǔ)言設(shè)計(jì)實(shí)現(xiàn)MMC2107與SDRAM接口電路。文中包括MMC2107組成結(jié)構(gòu)、SDRAM存儲(chǔ)接口結(jié)構(gòu)和SDRAM控制狀態(tài)機(jī)的設(shè)計(jì)。
          • 關(guān)鍵字: SDRAM  FPGA  MMC    

          用TMS320LF2407和FPGA實(shí)現(xiàn)電能質(zhì)量監(jiān)測(cè)

          • 提出用TMS320LF2407和FPGA實(shí)現(xiàn)電能監(jiān)測(cè)的一種方案,闡述各模塊的設(shè)計(jì)和實(shí)現(xiàn)方法,本方案中,F(xiàn)PGA用于采樣16路交流信號(hào)并進(jìn)行64次諧波分析。
          • 關(guān)鍵字: 質(zhì)量  監(jiān)測(cè)  電能  實(shí)現(xiàn)  FPGA  TMS320LF2407  

          Vitex-4平臺(tái)FPGA

          •   Xilinx公司基于ASMBLTM(Advanced Silicon Modular Block)架構(gòu)最近推出第4代Virtex系列器件Vitex-4平臺(tái)FPGA,成為具有成本優(yōu)勢(shì)的ASIC和ASSP替代解決方案。 Vitex-4平臺(tái)FPGA   Vitex-4平臺(tái)FPGA系列(Vitex-4 LX、SX、FX)提供不同的內(nèi)核功能組合(見(jiàn)圖1)。邏輯、存儲(chǔ)器、并行和串行I/O、嵌入式處理器、高性能DSP、增強(qiáng)時(shí)鐘管理、硬IP、混合信號(hào)以及其他功能模塊的優(yōu)化組合使Vitex-4系列可以完美地滿足特定
          • 關(guān)鍵字: FPGA  嵌入式  

          Cadence混合信號(hào)SoC設(shè)計(jì)技術(shù)在ICSICT 2004獲得好評(píng)

          • 中國(guó)每三年舉辦一次的固態(tài)和集成電路技術(shù)國(guó)際會(huì)議(International Conference on Solid-State and Integrated-Circuit Technology,ICSICT)是目前在中國(guó)召開(kāi)的集成電路和微電子技術(shù)領(lǐng)域最高級(jí)別和最大的國(guó)際會(huì)議。它提供了一個(gè)展示固態(tài)和集成電路領(lǐng)域最新發(fā)展的國(guó)際交流平臺(tái),為提高中國(guó)集成電路技術(shù)的學(xué)術(shù)水平和推動(dòng)中國(guó)集成電路產(chǎn)業(yè)的發(fā)展起到了十分積極的作用。固態(tài)器件、集成電路、工藝技術(shù)、先進(jìn)材料和其它相關(guān)的所有研究領(lǐng)域都屬于會(huì)議的討論范圍。&nbs
          • 關(guān)鍵字: Cadence  SoC  ASIC  
          共6761條 447/451 |‹ « 442 443 444 445 446 447 448 449 450 451 »

          asic-to-fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條asic-to-fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          ASIC-to-FPGA    樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();