<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> asic-to-fpga

          北京集成電路設(shè)計(jì)園選用Cadence SoC Encounter設(shè)計(jì)平臺(tái)

          • 美國(guó)Cadence設(shè)計(jì)系統(tǒng)公司公司(紐約證券交易所代碼:CDN)董事會(huì)主席Ray Bingham先生一行,到北京集成電路設(shè)計(jì)園訪問(wèn), 設(shè)計(jì)園公司總經(jīng)理郝偉亞先生詳細(xì)介紹了設(shè)計(jì)園以及北京集成電路設(shè)計(jì)產(chǎn)業(yè)發(fā)展情況。Ray Bingham先生表示,Cadence長(zhǎng)期致力于中國(guó)電子產(chǎn)業(yè)的發(fā)展,支持北京集成電路產(chǎn)業(yè)的發(fā)展,對(duì)于作為中國(guó)7個(gè)國(guó)家IC設(shè)計(jì)基地之一的北京集成電路設(shè)計(jì)園,擴(kuò)展其數(shù)字設(shè)計(jì)平臺(tái),選用Cadence SoC Encounter為實(shí)現(xiàn)很復(fù)雜、高性能的芯片提供經(jīng)過(guò)驗(yàn)證的設(shè)計(jì)工具,應(yīng)對(duì)納米技術(shù)挑戰(zhàn),感
          • 關(guān)鍵字: Cadence  SoC  ASIC  

          高速SoC單片機(jī)C8051F

          • 美國(guó)Cygnal公司專門從事混合信號(hào)系統(tǒng)芯片(SoC)單片機(jī)的設(shè)計(jì)與制造。公司更新了原51單片機(jī)結(jié)構(gòu),設(shè)計(jì)了具有自主產(chǎn)權(quán)的CIP-51內(nèi)核,運(yùn)行速度高達(dá)每秒25MIPS?,F(xiàn)已設(shè)計(jì)并為市場(chǎng)提供了29個(gè)品種的C8051F系列SoC單片機(jī),預(yù)計(jì)今年年內(nèi)還將完成20多個(gè)新的SoC單片機(jī)的設(shè)計(jì)。 C8051F系列是集成的混合信號(hào)系統(tǒng)芯片SoC單片機(jī),具有與MCS-51內(nèi)核及指令集完全兼容的微控制器,除了具有標(biāo)準(zhǔn)8051的數(shù)字外設(shè)部件之外,片內(nèi)還集成了數(shù)據(jù)采集和控制系統(tǒng)中常用的模擬部件和其它數(shù)字外設(shè)及功能部件(參見(jiàn)圖
          • 關(guān)鍵字: SoC  ASIC  

          2004年,賽靈思成立20周年慶典

          •   2004年,賽靈思成立20周年慶典。通過(guò)表彰員工、用戶、股東、合作伙伴和當(dāng)?shù)厣鐓^(qū),公司慶祝了它的20歲生日。
          • 關(guān)鍵字: 賽靈思  FPGA  

          橢圓曲線加密的硬件實(shí)現(xiàn)

          • 摘 要: 橢圓曲線加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強(qiáng)度的一種公鑰體制。在FPGA實(shí)現(xiàn)橢圓曲線加密系統(tǒng)時(shí),基于GF(2)的多項(xiàng)式有限域中的乘法、求逆運(yùn)算是其中的兩大難點(diǎn)。本文提供了一種橢圓曲線加密的FPGA實(shí)現(xiàn)的結(jié)構(gòu),著重討論了基于GF(2)的多項(xiàng)式有限域中的乘法、求逆運(yùn)算的實(shí)現(xiàn),并與軟件實(shí)現(xiàn)的性能進(jìn)行了比較。關(guān)鍵詞: FPGA;多項(xiàng)式有限域;橢圓曲線加密系統(tǒng)加密的安全性從數(shù)論的角度來(lái)說(shuō),任何公鑰密碼系統(tǒng)都建立在一個(gè)NP(無(wú)法處理的問(wèn)題)的基礎(chǔ)上,即對(duì)于特定的問(wèn)題,沒(méi)有辦法找到一個(gè)
          • 關(guān)鍵字: FPGA  多項(xiàng)式有限域  橢圓曲線加密系統(tǒng)  

          WCDMA速率適配算法的FPGA實(shí)現(xiàn)

          • 摘 要: 為了支持多媒體業(yè)務(wù)的傳輸,第三代移動(dòng)通信WCDMA系統(tǒng)采用了獨(dú)特的編碼復(fù)接方案,同時(shí)也加大了系統(tǒng)復(fù)雜度,并引入了較長(zhǎng)的處理時(shí)延。速率適配算法是業(yè)務(wù)復(fù)用方案的核心算法。本文具體提出了在FPGA中進(jìn)行模塊合并、產(chǎn)生鑿孔圖樣進(jìn)行比特積攢搬移的實(shí)現(xiàn)方案,縮短了處理延時(shí),大大提高了系統(tǒng)的處理能力。關(guān)鍵詞:編碼復(fù)接;速率適配;FPGA;鑿孔圖樣;保留比特搬移引言隨著因特網(wǎng)爆炸性的增長(zhǎng)以及各種無(wú)線業(yè)務(wù)需求的增加,傳統(tǒng)的無(wú)線通信網(wǎng)已經(jīng)越來(lái)越無(wú)法適應(yīng)人們的需要。因此,以大容量、高數(shù)據(jù)率和承載多媒體業(yè)務(wù)為目的的
          • 關(guān)鍵字: FPGA  保留比特搬移  編碼復(fù)接  速率適配  鑿孔圖樣  

          virterx技術(shù)白皮書

          • 平臺(tái)FPGA的興起隨著Virtex系列在片上系統(tǒng)(SoC)應(yīng)用中的廣泛應(yīng)用,賽靈思(Xilinx)公司引入了平臺(tái)FPGA(Platform FPGA)的概念。作為領(lǐng)先的可編程邏輯供應(yīng)商,賽靈思公司利用其基于Virtex的支持可編程邏輯、I/O和計(jì)算處理的多功能器件,幫助業(yè)界涉足并確立了基于FPGA的SoC設(shè)計(jì)方法。通過(guò)實(shí)現(xiàn)大量基于FPGA的RISC處理器和處理器內(nèi)核,賽靈思在這方面已經(jīng)證實(shí)了自己的實(shí)力。最早的例子是于1991年實(shí)現(xiàn)Philip Freidin的RISC4005/R16 FPGA處理器。Vi
          • 關(guān)鍵字: FPGA  Xilinx  

          FPGA實(shí)現(xiàn)的FIR算法在汽車動(dòng)態(tài)稱重儀表中的應(yīng)用

          • 摘 要: 本文介紹了用FPGA實(shí)現(xiàn)的FIR算法,并對(duì)這種算法應(yīng)用于汽車動(dòng)態(tài)稱重儀表中的結(jié)果做了分析。實(shí)踐證明此算法用于動(dòng)態(tài)稱重具有良好的效果。關(guān)鍵詞: FPGA;FIR;動(dòng)態(tài)稱重引言車輛在動(dòng)態(tài)稱重時(shí),作用在平臺(tái)上的力除真實(shí)軸重外,還有許多因素產(chǎn)生的干擾力,如:車速、車輛自身諧振、路面激勵(lì)、輪胎驅(qū)動(dòng)力等,給動(dòng)態(tài)稱重實(shí)現(xiàn)高精度測(cè)量造成很大困難。若在消除干擾的過(guò)程中采用模擬方法濾波,參數(shù)則不能過(guò)大,否則將產(chǎn)生過(guò)大的延遲導(dǎo)致不能實(shí)現(xiàn)實(shí)時(shí)處理,從而造成濾波后的信號(hào)仍然含有相當(dāng)一部分的噪聲。所以必須采用數(shù)字濾波消
          • 關(guān)鍵字: FIR  FPGA  動(dòng)態(tài)稱重  

          英特爾成功開(kāi)發(fā)480Mbps之UWB收發(fā)器

          • 日前(4月7日~8日)在甫結(jié)束的日本2004年英特爾IDF論壇中,英特爾首度展示了480Mbps的UWB無(wú)線傳輸,打破該公司在去年實(shí)現(xiàn)的252Mbps紀(jì)錄。據(jù)日經(jīng)BP社消息,英特爾是采用FPGA設(shè)計(jì)LSI收發(fā)器,這代表著可以使用CMOS技術(shù),以低成本生無(wú)線USB收發(fā)器,無(wú)線傳輸技術(shù)是多頻帶OFDM(版本0.8),所用頻率3GHz~5GHz,使用3個(gè)528MHz的頻帶
          • 關(guān)鍵字: 英特爾  FPGA  Wisair  

          SoC處理器的定標(biāo)原則

          • 半導(dǎo)體器件定標(biāo)(scaling)在量上的不斷進(jìn)展蘊(yùn)育著系統(tǒng)級(jí)芯片(SoC)器件在設(shè)計(jì)和結(jié)構(gòu)上質(zhì)的深刻變化。IC器件定標(biāo)可以加強(qiáng)功率效率、增加帶寬和顯著改進(jìn)功能集成性,而要挖掘出硅的全部性能潛力,還須在設(shè)計(jì)復(fù)雜性管理和改進(jìn)設(shè)計(jì)可重用性方面做同樣的努力。代表ITRS對(duì)半導(dǎo)體定標(biāo)的一致觀點(diǎn)的一個(gè)簡(jiǎn)易技術(shù)模型示出了芯片設(shè)計(jì)上一系列重大變化。較高層次的可編程性可以緩解經(jīng)濟(jì)上的壓力。專用處理器性能的不斷提高和器件的自動(dòng)生成將使處理器芯核在SoC結(jié)構(gòu)體系中發(fā)揮重大作用,諸如從高性能控制到以前只能由硬連接邏輯才可以實(shí)現(xiàn)的
          • 關(guān)鍵字: SoC  SoC  ASIC  

          全數(shù)字鎖相環(huán)的設(shè)計(jì)

          • 摘要:本文在說(shuō)明全數(shù)字鎖相環(huán)的基礎(chǔ)上,提出了一種利用FPGA設(shè)計(jì)一階全數(shù)字鎖相環(huán)的方法,并給出了關(guān)鍵部件的RTL可綜合代碼,并結(jié)合本設(shè)計(jì)的一些仿真波形詳細(xì)描述了數(shù)字鎖相環(huán)的工作過(guò)程,最后對(duì)一些有關(guān)的問(wèn)題進(jìn)行了討論。關(guān)鍵詞:全數(shù)字鎖相環(huán);DPLL;FSK;FPGA 引言鎖相環(huán)(PLL)技術(shù)在眾多領(lǐng)域得到了廣泛的應(yīng)用。如信號(hào)處理,調(diào)制解調(diào),時(shí)鐘同步,倍頻,頻率綜合等都應(yīng)用到了鎖相環(huán)技術(shù)。傳統(tǒng)的鎖相環(huán)由模擬電路實(shí)現(xiàn),而全數(shù)字鎖相環(huán)(DPLL)與傳統(tǒng)的模擬電路實(shí)現(xiàn)的PLL相比,具有精度高且不受溫度和電壓影響,環(huán)路
          • 關(guān)鍵字: DPLL  FPGA  FSK  全數(shù)字鎖相環(huán)  

          Cypress微系統(tǒng)公司推出用于PSoCTM混合信號(hào)陣列的集成開(kāi)發(fā)環(huán)境

          • 賽普拉斯半導(dǎo)體(Cypress Semiconductor)公司的子公司賽普拉斯微系統(tǒng)有限公司(Cypress MicroSystems)于今日宣布推出用于其可編程系統(tǒng)級(jí)芯片(PSOCTM)混合信號(hào)陣列的PSoC Designer 4.0集成開(kāi)發(fā)環(huán)境(IDE)。PSoC Designer 4.0是一個(gè)完整的圖形成套工具,它通過(guò)提供“點(diǎn)擊”系統(tǒng)設(shè)計(jì)能力而為用戶利用PSoC的功能和靈活性給予了幫助。PSoC Designer 4.0提供了設(shè)備和應(yīng)用程序編輯器以及一個(gè)簡(jiǎn)單圖形用戶接口(GUI)下的編譯器、調(diào)試器
          • 關(guān)鍵字: 賽普拉斯  SoC  ASIC  

          日月光定購(gòu)多臺(tái)科利登的SoC測(cè)試系統(tǒng)Octet

          • 來(lái)自美國(guó)加州弗雷蒙特市的消息--日月光測(cè)試有限公司(納斯達(dá)克股票代碼:ASTSF)業(yè)界最大的獨(dú)立半導(dǎo)體測(cè)試服務(wù)供應(yīng)商定購(gòu)了22臺(tái)科利登的SoC 測(cè)試系統(tǒng),包括多臺(tái)高性能的Octet,用于計(jì)算機(jī)芯片組和圖形器件的高量產(chǎn)生產(chǎn)測(cè)試。日月光之所以選用該系統(tǒng)是基于其成熟的成本效益高的系統(tǒng)性能和測(cè)試能力,可以滿足下一代器件技術(shù),如高速總線系統(tǒng),不斷增長(zhǎng)的對(duì)測(cè)試系統(tǒng)測(cè)試容量和范圍的要求。日月光美國(guó)、歐洲兼日本區(qū)總裁Tien Wu說(shuō):“科利登的SoC測(cè)試系統(tǒng)提供給我們客戶可持續(xù)的產(chǎn)品面市和成本優(yōu)勢(shì)。Octet與科利登Qu
          • 關(guān)鍵字: 科利登  SoC  ASIC  

          2003年,Wim Roelandts 成為賽靈思董事會(huì)主席

          •   2003年,Wim Roelandts 成為董事會(huì)主席。Bernie Vonderschmitt 離職:公司的最后一個(gè)創(chuàng)始人為我們留下了寶貴的財(cái)富。
          • 關(guān)鍵字: 賽靈思  FPGA  

          2003年,賽靈思推出 Spartan-3 系列產(chǎn)品

          •   2003年,推出 Spartan-3 系列產(chǎn)品。世界上首款 90nm FPGA 也是世界上成本最低的 FPGA。Spartan-3 技術(shù)讓我們領(lǐng)先競(jìng)爭(zhēng)者一大步,并使我們處于領(lǐng)先高級(jí)半導(dǎo)體制造商的地位。
          • 關(guān)鍵字: 賽靈思  FPGA  Spartan-3  

          安捷倫科技與北京大學(xué)共同成立SOC測(cè)試教育中心和SOC測(cè)試工程中心

          • 全球領(lǐng)先的跨國(guó)高科技公司安捷倫科技(NYSE: A)與北京大學(xué)微電子學(xué)研究院(IMEPKU)今天共同宣布成立北京大學(xué)—安捷倫科技SOC測(cè)試教育中心和北京大學(xué)—安捷倫科技SOC測(cè)試工程中心。北京大學(xué)—安捷倫科技SOC測(cè)試教育中心是華北地區(qū)首家SOC測(cè)試教育中心,將加速北京大學(xué)乃至中國(guó)半導(dǎo)體測(cè)試技術(shù)的研究和發(fā)展。同時(shí),北京大學(xué)—安捷倫科技SOC測(cè)試教育和工程中心也將與業(yè)界開(kāi)展廣泛的合作,致力于推動(dòng)中國(guó)半導(dǎo)體產(chǎn)業(yè)的發(fā)展。這項(xiàng)合作是知名高校與跨國(guó)高科技企業(yè)合作的成功典范,對(duì)國(guó)家“十五”發(fā)展計(jì)劃提供進(jìn)一步的有力支持
          • 關(guān)鍵字: 安捷倫  SoC  ASIC  
          共6779條 450/452 |‹ « 443 444 445 446 447 448 449 450 451 452 »

          asic-to-fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條asic-to-fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          ASIC-to-FPGA    樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();