<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dp-cpld

          基于CPLD/PPGA的出租車計費系統(tǒng)

          • 介紹了出租車計費器系統(tǒng)的組成及工作原理,簡述了在EDA平臺上用單片CPLD器件構(gòu)成該數(shù)字系統(tǒng)的設(shè)計思想和實現(xiàn)過程。論述了車型調(diào)整模塊、計程模塊、計費模塊、譯碼動態(tài)掃描模塊等的設(shè)計方法與技巧。

          • 關(guān)鍵字: CPLD  PPGA  出租車計費系統(tǒng)    

          基于CPLD/FPGA的USB讀寫控制器

          • 引言
            隨著計算機科技的發(fā)展,無紙辦公日益成為各單位日常辦公的主要形式。而隨著USB存儲設(shè)備日益廣泛的使用,數(shù)據(jù)泄漏的危害也越來越嚴(yán)重。因此在單位內(nèi)部對USB存儲設(shè)備的操作權(quán)限進行控制是很有必要的。
          • 關(guān)鍵字: CPLD  FPGA  USB  讀寫    

          降低CPLD的功耗的嵌入式應(yīng)用

          •  引言  從事便攜式或手持產(chǎn)品設(shè)計的工程師都明白,在如今的設(shè)計中,必須要最大限度地降低功耗。但是,只有經(jīng)驗豐富的工程師理解盡可能地延長系統(tǒng)的電池壽命的那些微妙但又重要的細節(jié)。本文中我們將重點放在這些經(jīng)
          • 關(guān)鍵字: CPLD  功耗  嵌入式應(yīng)用    

          DSP與CPLD的智能變電站電網(wǎng)IED設(shè)計

          • DSP與CPLD的智能變電站電網(wǎng)IED設(shè)計,摘要:著重介紹基于CPLD與DSP架構(gòu)的智能變電站電網(wǎng)IED(Intelligent Electronic Device,智能電力監(jiān)測裝置)的硬件架構(gòu)和軟件流程。著重闡述了“高速A/D轉(zhuǎn)換器+CPLD”在信號采集過程中的優(yōu)勢,以及多路信號
          • 關(guān)鍵字: IED  設(shè)計  電網(wǎng)  變電站  CPLD  智能  DSP  

          Linux和S3C2410的PROFIBUS-DP主站平臺設(shè)計

          • 摘要:針對標(biāo)準(zhǔn)PROFIBUS—DP主站在國內(nèi)研究較少,自主研發(fā)產(chǎn)品的功能有限、智能化不足的現(xiàn)狀,進行了基于Linux操作系統(tǒng)的PROFIBUS—DP主站的設(shè)計和研究,實現(xiàn)了PROFIBUS—DP1類主站的主從通信功能。采
          • 關(guān)鍵字: 設(shè)計  平臺  PROFIBUS-DP  S3C2410  Linux  

          基于ARM和CPLD的溫度控制器的設(shè)計

          • 1 引言 隨著計算機技術(shù)的飛速發(fā)展,在日常生活和生產(chǎn)中,人們要求更精確測量和控制溫度等模擬物理量,不僅滿足 ...
          • 關(guān)鍵字: ARM  CPLD  溫度控制器  

          基于CPLD的雙屏結(jié)構(gòu)液晶控制器的研究與設(shè)計

          • 介紹了Verilog HDL設(shè)計CPLD作為液晶控制器的幾個基本部分,經(jīng)過驗證,所設(shè)計控制器在單片機作用下正確完成液晶的顯示。本設(shè)計創(chuàng)新點在于控制器設(shè)計使用硬件描述語言Verilog而非傳統(tǒng)設(shè)計方法設(shè)計,易于理解,易于維護,調(diào)試電路速度快,有許多易于掌握的仿真綜合布局布線工具。若使用其他液晶屏,只需修改程序中相關(guān)參數(shù),更多功能的擴充,也只需增添CPLD中的模塊即可實現(xiàn)。
          • 關(guān)鍵字: 控制器  研究  設(shè)計  液晶  結(jié)構(gòu)  CPLD  雙屏  基于  

          用CPLD設(shè)計LED顯示屏控制電路

          •   引言  近年來,隨著計算機技術(shù)和集成電路技術(shù)的飛速發(fā)展,得到廣泛應(yīng)用的大屏幕顯示系統(tǒng)當(dāng)屬視頻LED顯示系統(tǒng)。在LED顯示技術(shù)中,由于紅色、綠色發(fā)光二極管的亮度、光效色差等性能也得到了很大的提高,加之計算
          • 關(guān)鍵字: 控制  電路  顯示屏  LED  設(shè)計  CPLD  

          CPLD在TMS320F2812系統(tǒng)中的應(yīng)用

          • CPLD在TMS320F2812系統(tǒng)中的應(yīng)用,1 引言  TMS320F2812是美國德州儀器公司推出的C2000 家族中最新一代產(chǎn)品。先進的內(nèi)部和外設(shè)結(jié)構(gòu)使得該處理器主要用于大存儲設(shè)備管理、高性能的控制場合。在F2812構(gòu)成的應(yīng)用系統(tǒng)中,需要設(shè)計一些邏輯控制電路來保證
          • 關(guān)鍵字: 應(yīng)用  系統(tǒng)  TMS320F2812  CPLD  

          基于CPLD的圖像傳感器非均勻性校正

          • 圖像傳感器的非均勻性直接影響了成像系統(tǒng)的探測靈敏度和空間分辨率,用這樣的成像裝置觀察景物,成像質(zhì)量必然受到影響,甚至圖像會模糊不清. 因此,必須對非均勻性進行校正. 盡管針對非均勻性校正的研究多種多樣,但目前在
          • 關(guān)鍵字: 均勻  校正  傳感器  圖像  CPLD  基于  

          CPLD在DSP多分辨率圖像采集系統(tǒng)中的應(yīng)用

          • CPLD在DSP多分辨率圖像采集系統(tǒng)中的應(yīng)用,視頻采集系統(tǒng)是數(shù)字圖像獲取的最基本手段,是進行數(shù)字圖像處理、多媒體和網(wǎng)絡(luò)傳輸?shù)那疤幔蔀楦鞣N圖像處理算法提供待處理的原始數(shù)字圖像和算法驗證平臺。隨著圖像數(shù)字化處理技術(shù)的高速發(fā)展,對圖像采集的要求也越
          • 關(guān)鍵字: 系統(tǒng)  應(yīng)用  采集  圖像  DSP  分辨率  CPLD  

          基于CPLD的TMS320F2812硬件平臺設(shè)計

          • 本系統(tǒng)的開發(fā)采用了 DSP+CPLD 的結(jié)構(gòu),這種結(jié)構(gòu)將DSP 較強的數(shù)據(jù)運算能力與CPLD 的高集成性、硬件可重復(fù)編程性結(jié)合在一起,使系統(tǒng)的設(shè)計過程更加的合理、緊湊和簡化
          • 關(guān)鍵字: F2812  CPLD  2812  320F    

          CPLD的DSP多SPI端口通信設(shè)計

          • CPLD的DSP多SPI端口通信設(shè)計,本文介紹一種采用運動控制專用DSP芯片DSP56F801設(shè)計的超聲波電機運動控制裝置。由于該超聲波電機需要采用兩相四路對稱PWM信號來實現(xiàn)驅(qū)動控制,而DSP芯片無法直接產(chǎn)生所需PWM信號,采用軟件方法又會占用大量的DSP計算
          • 關(guān)鍵字: 設(shè)計  通信  SPI  DSP  CPLD  

          VHDL語言在FPGA/CPLD開發(fā)中的應(yīng)用?

          • VHDL語言在FPGA/CPLD開發(fā)中的應(yīng)用?,【摘 要】 通過設(shè)計實例詳細介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語言開發(fā)FPGA/CPLD的方法,以及與電路圖輸入和其它HDL語言相比,使用VHDL語言的優(yōu)越性。
            關(guān)鍵詞:VHDL,F(xiàn)PGA/CPLD,EDA
          • 關(guān)鍵字: 開發(fā)  應(yīng)用  CPLD  FPGA  語言  VHDL  

          基于CPLD的信道編解碼器的設(shè)計與實現(xiàn)

          • 摘要:設(shè)計是以信道的編解碼的思想,實現(xiàn)信道的編解過程,通過用VHDL語言對Altera公司生產(chǎn)的可編程邏輯器件CPLD進行編程,從而實現(xiàn)HDB3碼編解碼過程,同時也可采用原理圖的形式用CPLD實現(xiàn)卷積碼編解碼器。通過本次設(shè)
          • 關(guān)鍵字: CPLD  信道編解  碼器    
          共904條 35/61 |‹ « 33 34 35 36 37 38 39 40 41 42 » ›|
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();