<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> dsp+fpga

          基于DSP的磁流變阻尼器的控制方法

          •   以美國德州儀器公司推出的十六位定點(diǎn)通用數(shù)字信號(hào)處理芯片DSP為核心開發(fā)出精確可控的電流控制器,電流可在0~1.5A范圍內(nèi)調(diào)節(jié),輸出電流精度高,線性度好,控制效果顯著。   1 引言   磁流變阻尼器是一種在磁場(chǎng)作用下阻尼可控的器件,在航空、汽車等領(lǐng)域具有廣泛應(yīng)用前景。與傳統(tǒng)汽車懸架系統(tǒng)相比,裝有磁流變阻尼器的半主動(dòng)懸架系統(tǒng)可以根據(jù)路面狀況和車輛運(yùn)行狀態(tài)在計(jì)算機(jī)的控制下自動(dòng)調(diào)節(jié)阻尼器的阻尼力,大大提高汽車的舒適性和行車安全性[1,2]。磁流變阻尼器的工作原理是改變勵(lì)磁線圈中的電流從而獲得不同強(qiáng)度的磁
          • 關(guān)鍵字: DSP  磁流變阻尼器  控制器  ADC  

          基于FPGA設(shè)計(jì)航空電子系統(tǒng)

          •   基于現(xiàn)場(chǎng)可編程門陣列 (FPGA) 核心的實(shí)施體現(xiàn)了先進(jìn)的現(xiàn)代航空電子設(shè)計(jì)方法。   這項(xiàng)技術(shù)具有多種優(yōu)勢(shì),如廢棄組件管理、降低設(shè)計(jì)風(fēng)險(xiǎn)、提高集成度、減小體積、降低功耗和提高故障平均間隔 時(shí)間(MTBF)等,吸引著用戶將原來的系統(tǒng)轉(zhuǎn)移到此項(xiàng)技術(shù)。MIL-STD-1553 的市場(chǎng)可能隨著這種趨勢(shì)而繁榮起來 ;事實(shí)上,某些客戶已經(jīng)覺得這項(xiàng)技術(shù)的實(shí)施有點(diǎn)姍姍來遲。   MIL-STD-1553 核心帶來了多種好處,它代表著徹底告別了 ASIC 傳統(tǒng)。FPGA 中加入一項(xiàng)知識(shí)產(chǎn)權(quán)核心,就獲得了一種與眾不同
          • 關(guān)鍵字: FPGA  航空電子  ASIC  MIL-STD-1553  

          用PLD實(shí)現(xiàn)高可用性系統(tǒng)的熱插拔和加電順序保護(hù)

          •   互聯(lián)網(wǎng)的繁榮和無線通訊及存儲(chǔ)行業(yè)的發(fā)展使得實(shí)時(shí)數(shù)據(jù)通訊量成指數(shù)級(jí)增長(zhǎng)。數(shù)據(jù)通訊量的急劇增加使系統(tǒng)可用性顯得更加關(guān)鍵,因?yàn)橄到y(tǒng)即使停一秒鐘也意味著將產(chǎn)生巨大的影響,并將減少運(yùn)營商的收入。為了使系統(tǒng)的宕機(jī)時(shí)間為零,可以將系統(tǒng)設(shè)計(jì)成可熱插拔的形式。熱插拔是指系統(tǒng)在正常運(yùn)行時(shí)可以從背板上插入或取出電路板,而不會(huì)對(duì)主系統(tǒng)的正常工作產(chǎn)生影響。熱插拔也稱為熱切換(hot swap)或熱插入。   快速發(fā)展的半導(dǎo)體工藝技術(shù)使支持熱插拔的設(shè)計(jì)更趨復(fù)雜,因?yàn)楣に嚦叽缭絹碓叫?,IC的工作電壓也越來越低,而且不同的I/O標(biāo)
          • 關(guān)鍵字: PLD  熱插拔  加電順序保護(hù)  FPGA  

          使用雙處理器延長(zhǎng)電池壽命

          •   在面臨必須延長(zhǎng)電池壽命的需求時(shí),很多系統(tǒng)設(shè)計(jì)師認(rèn)為單個(gè)芯片所消耗的功耗比兩個(gè)芯片要少。原因似乎很簡(jiǎn)單:芯片間通信比單個(gè)芯片工作消耗更多的功耗,兩個(gè)芯片上有更多的晶體管,因此要比有相同功能的單芯片有更多的漏電流。但功耗節(jié)省技術(shù)卻給這種傳統(tǒng)觀點(diǎn)迎頭一擊。   DSP設(shè)計(jì)師將更多的功能,如加速器、通信模塊和網(wǎng)絡(luò)外設(shè)集成到DSP芯片上,使芯片對(duì)工程師更為有用。但這種更強(qiáng)大的芯片在完成簡(jiǎn)單的內(nèi)務(wù)管理或監(jiān)控任務(wù)時(shí),會(huì)消耗比該任務(wù)所需更多的功耗。在多種情況下,設(shè)計(jì)師無法只啟用DSP芯片中所需部分的功能。   在
          • 關(guān)鍵字: 處理器  電池  DSP  MCU  

          DSP應(yīng)用基礎(chǔ)知識(shí)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  內(nèi)部指令  

          XtremeData發(fā)售基于Altera Stratix III FPGA的Intel FSB模塊

          •   Altera公司宣布,開始提供基于FPGA/Intel? Xeon?處理器的前端總線(FSB)模塊。采用了多片Altera? Stratix? III FPGA,并且使用Intel QuickAssist技術(shù),XtremeData XD2000i In-Socket加速器(ISA)展示了1066 MHz協(xié)處理解決方案。 ?   XD2000i系列在目前市場(chǎng)上最小封裝中提供密度最大的Stratix III FPGA。模塊使用三片F(xiàn)PGA,一片用于基于Inte
          • 關(guān)鍵字: FPGA  XtremeData  Intel FSB  

          基于DSP的USB設(shè)備固件程序開發(fā)

          • 本文介紹了一種采用TMS320VC5509A自帶的USB模塊來實(shí)現(xiàn)USB數(shù)據(jù)傳輸?shù)姆桨?,?duì)該DSP內(nèi)部的USB模塊的構(gòu)造及其傳輸原理做了分析,詳細(xì)的介紹了如何利用CCS內(nèi)部集成的片級(jí)支持庫(CSL)來實(shí)現(xiàn)USB設(shè)備固件程序的設(shè)計(jì),并給出了相關(guān)的部分代碼。
          • 關(guān)鍵字: 固件  程序開發(fā)  設(shè)備  USB  DSP  基于  

          基于DSP的調(diào)頻調(diào)制器設(shè)計(jì)

          • 軟件無線電的基本思想是以開放的、可擴(kuò)展的、結(jié)構(gòu)最簡(jiǎn)的硬件為通用平臺(tái),把盡可能多通信功能用可升級(jí)、可替換軟件來實(shí)現(xiàn)。其中心思想是:構(gòu)造一個(gè)具有標(biāo)準(zhǔn)化、模塊化的通用硬件平臺(tái),并通過軟件加載實(shí)現(xiàn)各種無線通信功能的一種開放式體系結(jié)構(gòu)。本文基于這一思想,首先構(gòu)造一個(gè)DSP與PC機(jī)接口的硬件平臺(tái),繼而在該平臺(tái)上實(shí)現(xiàn)較為簡(jiǎn)單的FM調(diào)制器。該系統(tǒng)的實(shí)現(xiàn)為以后研究基于軟件無線電其他制式的調(diào)制解調(diào)器提供了基本平臺(tái)。

          • 關(guān)鍵字: 設(shè)計(jì)  調(diào)制器  調(diào)頻  DSP  基于  

          基于FPGA的USB2.0虛擬邏輯分析儀的設(shè)計(jì)與實(shí)現(xiàn)

          •        基于FPGA的USB2.0高速、低成本的虛擬邏輯分析儀的設(shè)計(jì)原理與實(shí)現(xiàn)方法。重點(diǎn)介紹了邏輯分析儀的觸發(fā)方式設(shè)計(jì)以及利用CP2102芯片構(gòu)建USB接口、實(shí)現(xiàn)系統(tǒng)與PC通信的方法。 關(guān)鍵詞:虛擬邏輯分析儀;FPGA;觸發(fā)設(shè)計(jì);USB2.0;CP2102 引言         傳統(tǒng)的邏輯分析儀體積龐大、價(jià)格昂貴、通道數(shù)目有限,并且在數(shù)據(jù)采集、傳輸、存儲(chǔ)、顯示等方面
          • 關(guān)鍵字: FPGA  USB2.0  虛擬邏輯分析儀  數(shù)據(jù)采集  Altera  

          基于短時(shí)能量和短時(shí)過零率的VAD算法及其FPGA實(shí)現(xiàn)

          •   語音激活檢測(cè)VAD(Voice Activity Detection)是一種通過特定的判決準(zhǔn)則判斷語音中出現(xiàn)的停頓和靜默間隔,檢測(cè)出有效語音部分的技術(shù)。運(yùn)用這種技術(shù)可以在確保語音質(zhì)量的前提下,對(duì)不同類別的語音段采用不同的比特?cái)?shù)進(jìn)行編碼,從而降低語音的編碼速率。由于在雙工移動(dòng)通信系統(tǒng)中,一方只有35%的時(shí)間處于激活狀態(tài)[1],如何降低靜音期的編碼速率對(duì)于減少傳輸帶寬、功率以及容量具有積極的作用,因此VAD技術(shù)在語音通信領(lǐng)域具有重要的使用價(jià)值。隨著適合于變比特率語音編碼的CDMA和PRMA等多址技術(shù)的出現(xiàn)
          • 關(guān)鍵字: FPGA  VAD  短時(shí)能量  短時(shí)過零率  FIFO  濾波器  

          Tensilica結(jié)盟SPIRIT DSP移動(dòng)多媒體音視頻解決方案

          •   音視頻軟件供應(yīng)商SPIRIT公司和Tensilica公司今日宣布雙方結(jié)成戰(zhàn)略伙伴關(guān)系,并發(fā)布18個(gè)經(jīng)過優(yōu)化的高質(zhì)量數(shù)字音頻和語音算法軟件包,可支持SOC設(shè)計(jì)中日益流行的HIFI2音頻引擎。   SPIRIT音頻軟件包現(xiàn)包括:AAC-LC 編解碼器、aacPlus v1及v2編解碼器、BSAC 解碼器、MP3編解碼器、Ogg Vorbis解碼器, 和WMA編解碼器。 語音編碼包括AMR-NB (窄帶)、AMR-WB和G.729AB。   此外,在戰(zhàn)略伙伴關(guān)系框架下,雙方將致力于在Tensilica公
          • 關(guān)鍵字: DSP  Tensilica  SPIRIT  移動(dòng)多媒體  音視頻  SOC  

          Xilinx為低功耗Intel車載信息娛樂參考設(shè)計(jì)增加靈活的連接功能

          •   賽靈思公司(Xilinx, Inc.)宣布推出一款集成了賽靈思汽車(XA)現(xiàn)場(chǎng)可編程門陣列(FPGA)和知識(shí)產(chǎn)權(quán)(IP)的解決方案。這一集成解決方案包括在針對(duì)汽車音響本體(head unit)應(yīng)用的低功耗Intel車載信息娛樂(IVI)參考設(shè)計(jì)中。該參考設(shè)計(jì)結(jié)合了XA解決方案與Intel® Atom™ 處理器,為系統(tǒng)開發(fā)人員在開發(fā)開放式汽車信息娛樂平臺(tái)時(shí)提供了更高級(jí)別的性能、可擴(kuò)展能力和靈活性。   與消費(fèi)者在家庭和辦公室中的需求一樣,車載數(shù)字信息訪問和娛樂應(yīng)用的需求也在不斷增長(zhǎng)
          • 關(guān)鍵字: Xilinx  低功耗  Intel  車載信息娛樂  FPGA  

          恩智浦推出新型蜂窩調(diào)制解調(diào)器

          •   恩智浦半導(dǎo)體推出高帶寬蜂窩軟調(diào)制解調(diào)器——Nexperia蜂窩系統(tǒng)解決方案PNX6910。PNX6910由恩智浦功能強(qiáng)大的數(shù)字信號(hào)處理(DSP)內(nèi)核——嵌入式矢量處理器(EVP)驅(qū)動(dòng),可實(shí)現(xiàn)高達(dá)150 Mbits的下行和50 Mbits的上行數(shù)據(jù)傳輸速率,并且支持多種模式(LTE/HSPA/UMTS/EDGE/GPRS/GSM)。   由于下一代移動(dòng)設(shè)備提供超高速互聯(lián)網(wǎng)瀏覽、視頻流服務(wù)、多人聯(lián)機(jī)游戲甚至標(biāo)準(zhǔn)長(zhǎng)度的高清影片,因而消費(fèi)者可以從精彩紛呈的用戶
          • 關(guān)鍵字: 恩智浦  蜂窩  調(diào)制解調(diào)器  DSP  EVP  

          FPGA系統(tǒng)的供電要求和最新DC/DC穩(wěn)壓器解決方案

          • FPGA系統(tǒng)的供電要求和最新DC/DC穩(wěn)壓器解決方案,隨著FPGA制造工藝尺寸持續(xù)縮小、設(shè)計(jì)配置更加靈活,以及采用FPGA的系統(tǒng)的不斷發(fā)展,原來只采用微處理器和ASIC的應(yīng)用現(xiàn)在也可以用FPGA來實(shí)現(xiàn)了。最近FPGA供應(yīng)商推出的新型可編程器件進(jìn)一步縮小了FPGA和ASIC之間的性能差別。盡管這類器件的可配置性對(duì)設(shè)計(jì)工程師很有吸引力,但使用這些器件所涉及的復(fù)雜設(shè)計(jì)規(guī)則和接口協(xié)議,要求設(shè)計(jì)工程師經(jīng)過全面的培訓(xùn),并需要進(jìn)行參考設(shè)計(jì)評(píng)估、設(shè)計(jì)仿真和驗(yàn)證工作。另一方面,F(xiàn)PGA應(yīng)用中非常復(fù)雜的模擬設(shè)計(jì),例如用于內(nèi)核
          • 關(guān)鍵字: DC/DC  穩(wěn)壓器  解決方案  最新  要求  系統(tǒng)  供電  FPGA  

          高效FPGA乘法器在無線基站中的使用

          •   基于WiMax及其派生標(biāo)準(zhǔn)的新興寬帶無線協(xié)議需要越來越高的吞吐量和數(shù)據(jù)速率。這些協(xié)議提出的快速芯片速率和數(shù)字射頻處理可以在使用FPGA方案的硬件上得到最佳的實(shí)現(xiàn)。   FPGA非常適合作為高性能、高性價(jià)比的解決方案來實(shí)現(xiàn)這些物理層協(xié)議中的數(shù)字功能,因?yàn)樗鼈儼ㄒ韵仑S富的資源:   1.DSP模塊,可以用來實(shí)現(xiàn)各種FIR濾波和FFT/IFFT操作所要求的乘法器和加法器/累加器功能;   2. SERDES收發(fā)器,可以支持無線前端與基帶數(shù)字板之間的CPRI和OBSAI接口;   3. 重要的FPG
          • 關(guān)鍵字: FPGA  乘法器  無線  基站  WiMax  DSP  IP核  
          共9875條 555/659 |‹ « 553 554 555 556 557 558 559 560 561 562 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          DSP+FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();