EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
基于FPGA的PPM調(diào)制解調(diào)系統(tǒng)設(shè)計(jì)
- 光通信技術(shù)的蓬勃發(fā)展對(duì)調(diào)制解調(diào)技術(shù)提出了更高的要求,脈沖位置調(diào)制(PPM)有較高的平均功率利用率,傳輸速率以及較強(qiáng)的抗干擾能力,能夠很好地滿足實(shí)際需求。從脈沖位置調(diào)制的基本原理出發(fā),基于FPGA對(duì)PPM調(diào)制解調(diào)系統(tǒng)進(jìn)行設(shè)計(jì),特別是對(duì)PPM的幀同步進(jìn)行詳細(xì)說(shuō)明,并用Verilog HDL語(yǔ)言對(duì)系統(tǒng)進(jìn)行時(shí)序仿真,驗(yàn)證了設(shè)計(jì)的正確性。
- 關(guān)鍵字: FPGA PPM 調(diào)制解調(diào) 系統(tǒng)設(shè)計(jì)
基于FPGA的RGB到Y(jié)CrCb顏色空間轉(zhuǎn)換
- RGB基于三基色原理,顏色實(shí)現(xiàn)簡(jiǎn)單,在計(jì)算機(jī)、電視機(jī)顯示系統(tǒng)中應(yīng)用廣泛,YCrCb將顏色的亮度信號(hào)與色度信號(hào)分離,易于實(shí)現(xiàn)壓縮,方便傳輸和處理。在視頻壓縮、傳輸?shù)葢?yīng)用中經(jīng)常需要實(shí)現(xiàn)RGB與YCbCr顏色空間的相互變換。這里推導(dǎo)出一種適合在FPGA上實(shí)現(xiàn)從RGB到Y(jié)CbCr。顏色空間變換的新算法,采用單片F(xiàn)PGA完成電路設(shè)計(jì),利用FPGA內(nèi)嵌DSP核實(shí)現(xiàn)乘法運(yùn)算,提高了轉(zhuǎn)換算法的運(yùn)行速度。
- 關(guān)鍵字: YCrCb FPGA RGB 顏色空
基于FPGA平臺(tái)的抗DPA攻擊電路級(jí)防護(hù)技術(shù)研究
- 隨著現(xiàn)場(chǎng)可編程門陣列(FPGA),芯片在安全領(lǐng)域上的廣泛應(yīng)用,有關(guān)FPGA密碼芯片的抗(DPA)研究也越來(lái)越受關(guān)注,但目前的研究成果大多針對(duì)智能卡的安全防護(hù)。在研究各種電路級(jí)安全防護(hù)技術(shù)的基礎(chǔ)上,采用硬件宏的方法將雙軌和預(yù)充電技術(shù)應(yīng)用于FPGA芯片的數(shù)據(jù)加密標(biāo)準(zhǔn)算法(DES)硬件結(jié)構(gòu),通過(guò)DPA攻擊實(shí)驗(yàn)后發(fā)現(xiàn),未加防護(hù)措施的DES加密系統(tǒng)難以抵御DPA攻擊,而加防護(hù)措施的加密系統(tǒng)具有抗DPA攻擊的能力。
- 關(guān)鍵字: FPGA DPA 攻擊 電路
基于PROTEUS的數(shù)字電壓表印刷電路板設(shè)計(jì)
- PROTEUS7.5嵌入式系統(tǒng)仿真與開(kāi)發(fā)平臺(tái)主要包括強(qiáng)大的ISIS原理布圖工具、PROSPICE混合模型SPICE仿真、以...
- 關(guān)鍵字: FPGA PROTEUS 數(shù)字電壓表 印刷電路板 PCB
一種基于EP2SGX系列FPGA的PCI接口設(shè)計(jì)
- 0引言在現(xiàn)代雷達(dá)數(shù)據(jù)處理系統(tǒng)和其他應(yīng)用系統(tǒng)中,傳統(tǒng)的ISA、EISA等總線已逐漸無(wú)法適應(yīng)高速數(shù)據(jù)傳...
- 關(guān)鍵字: FPGA EP2SGX PCI接口 雷達(dá) 數(shù)據(jù)處理
FPGA的低功耗設(shè)計(jì)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: FPGA 低功耗 Flash開(kāi)關(guān) 內(nèi)核電壓
基于FPGA的并行多通道激勵(lì)信號(hào)產(chǎn)生模塊
- 引言并行測(cè)試的實(shí)現(xiàn)途徑分為軟件方式和硬件方式。用軟件方式實(shí)現(xiàn)并行測(cè)試,關(guān)鍵是對(duì)測(cè)試任務(wù)的分...
- 關(guān)鍵字: FPGA NiosII FIFO DDS 多通道激勵(lì)信號(hào)
dsp+fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473