<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          基于SRAM的FPGA連線資源的一種可測性設(shè)計

          • 本文提出在FPGA芯片內(nèi)插入多條移位寄存器鏈的方法,可使測試開關(guān)盒連線資源的時問比傳統(tǒng)的測試方法和已有的一種方法時間上減少了99%以上,大大降低了測試的時間,降低了測試成本,并且消耗的硬件面積比大約在5%左右,在可接受的范圍內(nèi)。
          • 關(guān)鍵字: SRAM  FPGA  資源  可測性設(shè)計    

          可編程應(yīng)用的引爆點(diǎn)即將到來

          •   25年前,賽靈思(Xilinx)公司發(fā)明了FPGA(現(xiàn)場可編程門陣列)。如今,以FPGA為代表的可編程芯片應(yīng)用已經(jīng)成為勢不可擋的發(fā)展趨勢,尤其在ASSP和傳統(tǒng)ASIC之間出現(xiàn)的市場缺口上,F(xiàn)PGA將開辟出新的領(lǐng)域,而目前席卷全球的金融危機(jī)更是成為FPGA迅速發(fā)展的催化劑。
          • 關(guān)鍵字: Xilinx  FPGA  200903  

          NI推出新型原型設(shè)計硬件開發(fā)套件

          •   美國國家儀器有限公司(National Instruments,簡稱NI)近日宣布推出新款原型設(shè)計硬件開發(fā)套件,方便工程師和科學(xué)家們更快地開展工業(yè)和嵌入式項目的原型開發(fā),縮短產(chǎn)品的上市時間并且減少開發(fā)成本。最新5款NI CompactRIO可重新配置機(jī)箱配備Xilinx Virtex-5現(xiàn)場可編程門陣列(FPGA),它是目前NI硬件中容量最大、運(yùn)行最快的FPGA。此外,新款NI cRIO-9022控制器配備了飛思卡爾(Freescale) 533 MHz工業(yè)實時處理器,為對時間要求極高的控制應(yīng)用提供更
          • 關(guān)鍵字: NI  Virtex-5  硬件開發(fā)套件  CompactRIO  FPGA  

          Xilinx “可編程之星”征文圓滿落幕反響積極

          •   日前,在國內(nèi)嵌入式系統(tǒng)工程師、高校相關(guān)專業(yè)師生以及所有可編程器件設(shè)計愛好者讀者的熱情參與下,由《電子產(chǎn)品世界》雜志社承辦的“賽靈思(Xilinx)‘可編程之星’產(chǎn)品設(shè)計應(yīng)用有獎?wù)魑摹被顒勇湎铝酸∧?,活動取得了極大的成功。經(jīng)過賽靈思公司專家的評審,共在參賽論文中評出6篇最終獲獎?wù)撐?,具體結(jié)果如下。 ?
          • 關(guān)鍵字: Xilinx  FPGA  可編程之星  

          2009年,SEED開通CRM客戶關(guān)系管理系統(tǒng)

          •   2009年,開通CRM客戶關(guān)系管理系統(tǒng),企業(yè)信息化建設(shè)取得新成就。
          • 關(guān)鍵字: SEED  DSP  

          基于TCA785和FPGA的觸發(fā)器設(shè)計

          • 摘 要: 以晶閘管構(gòu)成的全橋整流電路為對象,分析和建立了兩種觸發(fā)器以實現(xiàn)對晶閘管的觸發(fā)控制。一種是以TCA785為核心芯片的模擬觸發(fā)器,另一種是以可編程邏輯陣列(FPGA)為核心芯片的數(shù)字觸發(fā)器。試驗表明兩種觸
          • 關(guān)鍵字: FPGA  TCA  785  觸發(fā)器    

          基于FPGA器件的Sobel算法實現(xiàn)

          • 0引言邊緣檢測技術(shù)是圖像處理的一項基本技術(shù),在工業(yè)、航天、醫(yī)學(xué)、軍事等領(lǐng)域中有著廣泛的應(yīng)用。邊緣檢測算法的實現(xiàn)涉及復(fù)雜的計算步驟,故對處理速度有較高要求。采用FPGA器件實現(xiàn)系統(tǒng)設(shè)計是一種純硬件的解決方案,
          • 關(guān)鍵字: Sobel  FPGA  器件  算法    

          基于DSP的混合型有源電力濾波器

          • 隨著工業(yè)電力電子技術(shù)的發(fā)展,電力系統(tǒng)的諧波抑制和無功補(bǔ)償問題越來越受到人們的廣泛關(guān)注。傳統(tǒng)的諧波抑制手段是在電網(wǎng)中加裝無源電力濾波器PPF(Passive Power Filter),利用電感、電容的諧振特性,在阻抗分流回路中
          • 關(guān)鍵字: 電力  濾波器  有源  混合型  DSP  基于  

          德州儀器C64x+ DSP大幅提升數(shù)據(jù)密集型應(yīng)用的性能

          •   日前,德州儀器 (TI) 宣布推出速度可達(dá) 1.2 GHz 與 1 GHz 的新型 TMS320C6457 數(shù)字信號處理器 (DSP),其更高的性價比將使數(shù)據(jù)密集型信號處理應(yīng)用的開發(fā)人員獲益匪淺。與 TI 目前的單核 DSP 處理器相比,C6457 的性能可提升高達(dá) 30%,而成本可降低三分之一。性能的提升得益于存儲器與高速緩存的數(shù)項改進(jìn),而體積更小的工藝節(jié)點(diǎn)則降低了成本。上述技術(shù)改進(jìn)可針對網(wǎng)絡(luò)、影像以及工業(yè)等市場顯著降低系統(tǒng)成本,提高效率與設(shè)計靈活性,充分滿足醫(yī)療影像、雷達(dá)、工業(yè)視覺系統(tǒng)以及測試設(shè)備
          • 關(guān)鍵字: TI  DSP  C64x+  

          TMS320C6000嵌入式系統(tǒng)優(yōu)化編程的研究

          • TMS320C6000嵌入式系統(tǒng)優(yōu)化編程的研究,1 TMS320C6000的硬件設(shè)計和指令系統(tǒng)  TMS320C6000系列DSP(數(shù)字信號處理器)是TI公司最新推出的一種并行處理的數(shù)字信號處理器。它是基于TI的VLIW技術(shù)的,其中TMS320C62xx是定點(diǎn)處理器,TMS320C67xx是浮點(diǎn)處理器。本文
          • 關(guān)鍵字: 編程  研究  優(yōu)化  系統(tǒng)  嵌入式  TMS320C6000  DSP  TMS320C6000  嵌入式系統(tǒng)  并行處理  

          一種新型多DSP并行處理結(jié)構(gòu)

          • 一種新型多DSP并行處理結(jié)構(gòu),傳統(tǒng)的雷達(dá)信號處理系統(tǒng)的設(shè)計是根據(jù)具體的需求確定算法流程以及硬件結(jié)構(gòu)的。這導(dǎo)致了系統(tǒng)升級的困難加大。當(dāng)信號處理的內(nèi)容改變、要求處理的數(shù)據(jù)量加大、改進(jìn)處理算法時,必須對整個系統(tǒng)進(jìn)行重新設(shè)計。利用軟件無線電
          • 關(guān)鍵字: 結(jié)構(gòu)  處理  并行  DSP  新型  多DSP  并行計算  實時信號處理  

          HPI方式自舉在TMS320VC5402 DSP芯片上的實現(xiàn)

          • HPI方式自舉在TMS320VC5402 DSP芯片上的實現(xiàn),當(dāng)前,數(shù)字信號處理器(DSP)芯片以其強(qiáng)大的運(yùn)算能力在通信、電子、圖像處理等各個領(lǐng)域得到了廣泛的應(yīng)用。使用DSP的系統(tǒng)可以按處理器使用的數(shù)目分為單處理器系統(tǒng)和多處理器系統(tǒng)。單DSP的系統(tǒng)盡管結(jié)構(gòu)簡單,但系統(tǒng)的功能將
          • 關(guān)鍵字: 芯片  實現(xiàn)  DSP  TMS320VC5402  方式  HPI  自舉  DSP  Bootloader  TMS320VC5402  

          基于cyclone EP1C6的LED大屏設(shè)計方案

          • 目前采用的LED大屏幕顯示系統(tǒng)的控制電路,大多由單個或多個CPU及復(fù)雜的外圍電路組成,這種電路設(shè)計,單片機(jī)編程比較復(fù)雜,整個電路的調(diào)試比較麻煩,可靠性和實時性很難得到保證。針對這種情況,介紹一種基于cyclone
          • 關(guān)鍵字: 設(shè)計  方案  大屏  LED  cyclone  EP1C6  基于  單片機(jī)  FPGA  LED大屏幕  雙口RAM  

          面向高分辨率面陣CCD的新型信號采集系統(tǒng)設(shè)計

          共9876條 520/659 |‹ « 518 519 520 521 522 523 524 525 526 527 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();